找回密码
 注册
关于网站域名变更的通知
查看: 325|回复: 1
打印 上一主题 下一主题

inout双向口之学习FPGA

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-6-5 13:50 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
    芯片外部管脚很多都做成inout类型的,目的是为了节省管脚。一般的信号线用作总线等双向数据传输的时候就要用到inout类型了。其实就是一个端口既作输入又作输出,但不是同时,需要有一个控制信号out_en控制h何时为输出,何时为输入。具体可以看下这个例子:9 F8 p' F: X+ |7 c! k7 ]

' Q' j# E6 V6 X, }module dual_port($ b' s2 j: a- u  v) S
  V2 e- }4 [2 Q1 K
游客,如果您要查看本帖隐藏内容请回复

( T0 }; J: |# }( ?9 |
/ x- L% R+ P# B  @从例子可以知道,当inout用作输出时,就像平常一样。当inout用作输入时,需要设为高阻态,这样其电平就可以由外部输入信号决定了(这是高阻态的特性)。3 H! Q' S. l4 R" E# D2 R3 k

0 |4 f) k0 m0 z: i. F* c. s
1 d) |! G3 W0 t9 `9 _* B

该用户从未签到

2#
发表于 2019-6-5 16:18 | 只看该作者
回复看看例子吧
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-4 14:34 , Processed in 0.125000 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表