EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
PLL、DLL、DCM区别及应用(三)
7 Y' H9 [2 Y/ K9 X$ `2 S目录 一、作用 二、PLL原理 锁相环基本结构 鉴频鉴相器(PFD) 振荡器/PLL相位噪声 振荡器/PLL另一种形式 三、DLL原理 区别 四、DCM原理 DCM与PLL的区别: 五、应用 5.1 Quartus II调用PLL 编写Test Bench文件 仿真结果 5.2 Xilinx PLL IP核使用方法 PLL配置 & V' K: f) R; g( F
6 g! H( g' y+ E3 _' _
! }9 t% A5 e2 Y. V6 H2 b
0 v9 d5 H' A. m' s; R O9 E
' A& l# l0 m) E- X- B* Z! n
; G3 F6 y3 H0 v4 F9 q! e4 ?& S
( Q8 I. a _! f+ U! J0 f三、DLL原理 ( j" Y X! C$ m3 Z$ f) s1 k! {
DLL是基于数字抽样方式,在输入时钟和反馈时钟之间插入延迟,使输入时钟和反馈时钟的上升沿一致来实现的。又称数字锁相环。一个最简单的DLL与PLL的主要不同在于DLL用延时线代替了PLL的压控振荡器,延时线产生输入时钟的延时输出。时钟分布网络把时钟送到内部寄存器的时钟端口,控制逻辑对输入时钟和反馈时钟进行抽样、比较,调整延时线。 ( Z0 h- ~: @) \3 q0 D
6 v; D8 }: c3 R5 n5 b
; D5 G) P6 n/ a, v R2 F7 \- U4 v% o6 l# b5 t0 J
: z4 j s1 n( O. n
$ o2 \3 l) o! A4 ^: {, f3 \6 S8 E: b8 E% \
$ p7 \. C4 p0 b
|