找回密码
 注册
关于网站域名变更的通知
查看: 340|回复: 2
打印 上一主题 下一主题

串行FIR滤波器设计(2) ------- FIR数字滤波器的FPGA实现(二)(中)

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-6-3 15:50 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
串行FIR滤波器设计(2) ------- FIR数字滤波器的FPGA实现(二)(中)
$ c/ G1 x( N5 i/ K% x0 A: X  h
文章目录
5 c2 d+ E# h# x0 _& N& t+ E
(二)FIR数字滤波器的FPGA实现-串行FIR滤波器设计
0 串行FIR滤波器基本原理
1 基于移位寄存器的串行 FIR 滤波器
1.1 基本理论
1.2 设计实现
2 基于双端口 RAM 的串行 FIR 滤波器
3 系数对称的串行 FIR 滤波器的设计
4 两种串行结构的 FIR 滤波器性能比较

) C$ ?4 M( I( S% G  f8 r3 q  l4 m( R5 o8 ?/ Z% j0 Q, L
* g3 `& A& @4 S3 Y

  b$ g! b+ |) [& H7 C3 T8 b3 e) C& @  O2 G1 Z+ M
3 系数对称的串行 FIR 滤波器的设计
  对于线性相位 FIR 滤波器, 可利用其系数的对称性构造高效的串行结构。 为方便起见 , 不失一般性 , 此处以8抽头FIR滤波器为例, 假定其系数为偶对称, 则由式(4.15)可知
9 V: X* y; p3 A" H; R+ g# W. z
游客,如果您要查看本帖隐藏内容请回复

6 t! h- H* m; C1 ]. v. q
; c0 @2 [; B. f/ x9 G6 D0 D" o
1 V* S. E9 o" f% v+ P. f+ B9 X5 e# u$ T
" a" T1 z- |1 F1 _
: z* N7 D& f- F; d" a' ^% P& e

$ R  J, R: V; L3 P( O) r

该用户从未签到

2#
发表于 2019-6-3 16:44 | 只看该作者
接着之前的看看

该用户从未签到

3#
发表于 2020-11-13 10:58 | 只看该作者
可以看看吗?小白求学1 _0 ^/ b, j0 d: K; g: k: a4 y
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-18 20:39 , Processed in 0.125000 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表