EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
串行FIR滤波器设计(2) ------- FIR数字滤波器的FPGA实现(二)(中)
$ c/ G1 x( N5 i/ K% x0 A: X h文章目录 5 c2 d+ E# h# x0 _& N& t+ E
(二)FIR数字滤波器的FPGA实现-串行FIR滤波器设计 0 串行FIR滤波器基本原理 1 基于移位寄存器的串行 FIR 滤波器 1.1 基本理论 1.2 设计实现 2 基于双端口 RAM 的串行 FIR 滤波器 3 系数对称的串行 FIR 滤波器的设计 4 两种串行结构的 FIR 滤波器性能比较
) C$ ?4 M( I( S% G f8 r3 q l4 m( R5 o8 ?/ Z% j0 Q, L
* g3 `& A& @4 S3 Y
b$ g! b+ |) [& H7 C3 T8 b3 e) C& @ O2 G1 Z+ M
3 系数对称的串行 FIR 滤波器的设计 对于线性相位 FIR 滤波器, 可利用其系数的对称性构造高效的串行结构。 为方便起见 , 不失一般性 , 此处以8抽头FIR滤波器为例, 假定其系数为偶对称, 则由式(4.15)可知 9 V: X* y; p3 A" H; R+ g# W. z
6 t! h- H* m; C1 ]. v. q
; c0 @2 [; B. f/ x9 G6 D0 D" o
1 V* S. E9 o" f% v+ P. f+ B9 X5 e# u$ T
" a" T1 z- |1 F1 _
: z* N7 D& f- F; d" a' ^% P& e
$ R J, R: V; L3 P( O) r |