找回密码
 注册
关于网站域名变更的通知
查看: 188|回复: 1
打印 上一主题 下一主题

基于 FPGA 的数字表示(下)

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-6-3 14:59 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
基于 FPGA 的数字表示
文章目录
基于 FPGA 的数字表示
零、计数系统框架
、整数的表示
1.1 二进制反码
1.2 二进制补码
二、 非整数值的表示
2.1 定点二进制数
2.2 定点量化
2.4 小数部分截断
2.5 一种不同的方法 Trounding
三、 浮点数定义及表示
3.1 标 准 浮 点 数 表 述
3.2 浮点数的短指数表示
3.3 浮点数的应用
8 c4 ?: V6 ~9 t/ _  W" y* a) G
3 B7 d$ \- d9 S) X* {+ a# S* d
三、 浮点数定义及表示
3.1 标 准 浮 点 数 表 述
  浮点数可以在更大的动态范围内提供更高的分辨率, 通常当定点数由于受其精度和动态范围所限不能胜任时, 浮点数能提供解决方案。 当然, 也在速度和复杂度方面带来了损失 , 大多数的浮点数都遵循单精度或双精度的 IEEE 浮点标准。 标准浮点数字长由一个符号位 S,指数 e 和无符号( 小数) 的规格化尾数m构成,
7 Y; U5 Q' _7 M
游客,如果您要查看本帖隐藏内容请回复
3 Q* p7 A' _7 ^, a8 x  S" n, F4 j  |

% s5 {  t+ d7 ]! q# y

: M+ C4 E! ]3 ~- F: H4 Z

% Y  o( O3 g  B" ~
4 R% G6 A' r: S. p
- O5 T( H) S+ d
& `. f2 e: Q7 ~9 p

. t, n2 G! A; S* G

该用户从未签到

2#
发表于 2019-6-3 17:04 | 只看该作者
接着之前的看看
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-4 12:55 , Processed in 0.109375 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表