找回密码
 注册
关于网站域名变更的通知
查看: 505|回复: 1
打印 上一主题 下一主题

 DCR电流检测架构之比较 2

[复制链接]
  • TA的每日心情
    开心
    2019-11-19 15:19
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2019-6-3 07:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
      R+ b  p2 z3 C4 ^
    DCR电流检测架构之比较 2

    ; k# O2 t, S3 S( M
    2 ~) W. |/ K9 [: B* \7 W以N相位的应用而言,若要检测每相位的电流信号,总和电流检测架构还需要额外的N个接脚。如图四所示,每相位的电流信号均共享ISUM_N接脚;所以,和差分检测架构相比,总和电流检测架构使用的IC接脚数较少。
    2 \8 F, x# C) b8 V- w+ I2 P7 u简而言之,总和电流检测架构共会使用到N + 3个接脚,包括检测总和电流和每相位的电流讯息。在相位数超过3以上的多相位应用时,总和电流检测架构所用的IC接脚数,会比差分检测架构的少。
    ! a  Q5 l7 s: W; S* ~
    ( p! W0 S- K# Y4 O图四、总和电流检测架构的每相位电流的检测电路
    ( y* I  e- t6 U
    1 z+ j5 S0 L/ X) y* A/ w3.1 总和电流检测架构之公式推导参考图三,并假设,作为式(13),(14),(15)和(16)的最终形式。将 代入VLn,电感两端的电压即可表示如式(14)和电容电流IX可以表示如式(15)。将式(15)代入式(14),电感电流和电容电压之间的关系可以表示如式(16)。
    7 j! Y" l1 M& H2 N' f# N
    / B/ e' }5 a  V% m# b& ]6 d
    . A# ]" Y0 a6 a4 S' M) oVsum的表示式可以从式(17)和(18)得到。将式(16)代入式(18)之后,可导出Vsum和IL之间的关系,如式(19)。! Z. {( ^" t4 h

    ) E  o9 R) ^- j) U如果检测网络的时间常数(RX // RS)* CX能匹配电感的时间常数LX / DCR,也就是如式(20)所表示的,则式(19)即可化简为式(21)。式(21)显示Vsum值是和电感电流的总和成正比的。) |: L4 V0 K6 [& `& M( }
    6 V2 ~! S3 N- ]* T/ L0 [6 _
    ) Q; M4 d3 _3 o, t& n. z1 f0 [
    4. 差分与总和电流检测架构之比较 0 `5 ]- {" m5 o, G+ r0 Y2 P" J
    4.1 节省接脚之特点如上所述,总和电流检测架构利用加法器,将每个DCR电流检测网络的电容电压相加起来,因此,只需3个接脚即可获得总电流的讯息。此外,总和电流检测架构检测仅需N个接脚,即可检测N个个别相位的电流信号;相比之下,差分电流检测架构却需要2N个接脚,以得到N个相位的总电流和个别相位的电流讯息。换言之,只要相位数超过3,使用总和电流检测架构就可以达到节省接脚的目的。2 m" O% Q8 e: j, a3 \* o+ n$ m
    差分电流检测架构不能使用单一ISENN接脚,这是因为运算放大器正、负端之间虚拟短路的特点。从图二,如果只使用单一ISENN接脚,就如同两个电压源 (ISEN1P和ISEN2P) 被连在一起,若这两个电压是不相同的,此电路即违反了KVL定律。实际上,因为这两点分别检测来自不同相位的电感电流,所以这两点的电压是不会相同的。% p4 s* {: l/ P% c; ^
    " h' N, ]! u2 k3 B: k
    4.2 每相位电流的精确度虽然透过总和电流检测架构和差分电流检测架构都可精确地获得总电流,但是,每个相位的电流信号却不是如此。差分电流检测架构因为是直接检测DCR电流检测电容的电压,所以可得到每个相位精确的电流信号。将ISEN_N输入接脚和负载VCORE点之间的印刷电路板的寄生电感和电阻考虑进来,当电流流过这些寄生组件时,就会在每一ISEN_N接脚引起一个电压尖峰脉冲;然而,在差分电流检测架构中,所引起的电压尖峰脉冲也同时会在各ISEN_P接脚,所以正负端的差分值不会受到影响。由图五电路仿真产生的波形显示,即使在ISEN_N接脚上有一电压尖峰脉冲,所检测的电流依然正确。
    ' I1 K/ M5 \  L( h  p7 f, P
    5 I! ?* \& v  }6 c# U6 g% \# G图五、在ISEN_N和ISEN_P接脚上,PCB上寄生组件所引起的电压尖峰脉冲
    1 Z' M2 |$ E' m, ]4 _. _/ W然而,检测每一相位的电流信号,总和电流架构是用共同的ISUM_N接脚,而非每相位各自的ISEN_N接脚(图三)。因为共享ISUM_N接脚的电压是各相位之检测电容负端电压的平均值,ISUM_N电压和差分架构的ISEN_N点的(即电容)电压稍有不同,特别是考虑到ISEN_N输入接脚和负载VCORE点之间的PCB寄生电感和电阻。图六(a)的电路仿真波形显示所检测的每相位的电流波形与PCB寄生组件所引起之噪声的关系;因此,总和电流检测架构的每相位电流精确度可能不如差分电流检测架构的。5 |8 Z, b& Y# U% h" f) q+ p* V! Y
    然而,加上适当的滤波组件是可以提高总和架构的性能的;可以在每个检测电容的负端加上滤波组件,RF和CF,以将此节点和输出负载点隔离。这虽会增加总和电流检测架构布局的复杂性,但却可改善每相位电流的精确度。图六(b)的电路仿真波形显示在各相位都有RF和CF滤波组件时,所检测的每相位电流之波形。1 Z8 l( i0 n2 |8 K

    ' w/ p2 E/ Q, e* u7 ?3 i! E图六、总和电流检测架构与PCB寄生组件 (a) 滤波组件时的每相位电流 (b) 有滤波组件时的每相位电流
    , N% E2 j4 \! O' }
    , F' A7 x5 V4 \4.3 误差范围 (Tolerance Band) 之分析与商规 (Commercial Grade) 温度规范误差范围分析:; s/ Y. M. p! H! o1 o; U* ?' w' q& k
    差分电流检测法共需要N个电流检测运算放大器,将所有电压信号VCX转换成电流信号。由于晶圆制程的漂移特性,每个电流检测运算放大器之特性参数可能会有些不同,例如输入偏移电压,输入偏压电流...等。电流检测运算放大器的偏移电压会造成控制器无法正确检测电流值,且会将电压调节在错误的准位上,从而降低了输出电压和电流回报的准确性。为避免此现象,在IC内部,设计了一个能在IC启动过程期间自校准的电路。由于差分电流检测法需要校准N个电流检测运算放大器,所以在相同的 IC 晶粒尺寸下,很难增加校准的精确度。因此,差分电流检测法,可能会有较大的偏移电压,因此就需要较窄的误差范围才能解决此问题。0 v5 m, d+ I5 p) d1 s
    然而,在总和电流检测架构,在总电流信号的路径上,仅需一个电流检测运算放大器。因为只有一个运算放大器需要校准,在相同的IC晶粒尺寸下,它的自校准的精确度就可以增加,因此也可降低运算放大器的偏移电压。在总和电流架构中,每相位的电流信号仅用于每相位的电流平衡和过流保护,并没有直接用于决定输出电压准位的设定。因此,每相位的电流检测运算放大器的误差范围可以较松一点,而每相位的电流检测运算放大器之间轻微的不匹配是可以接受的。
    # e7 O  u7 d/ j( z商规温度规范:3 x8 H6 i1 y! c+ }8 E/ _/ G( R
    由于总和电流检测架构的自校准精确度较高,能大为减低运算放大器的输入偏移电压,因此,可操作的温度范围可以较宽;也因此,总和电流检测架构较易通过商规温度规范。
    1 R- S1 W- N: r1 {) x表一、差分和总和电流检测架构的比较1 ]' }% x' O0 e8 D8 D
    ) l" V+ \/ I2 Q( B3 f* x9 R% O
    差分电流检测架构: b& v/ \7 d7 q, D
    总和电流检测架构  a& E9 W4 s0 \8 i3 O5 E2 Y2 O% F
    IC接脚数2 Q5 R4 ?- O0 X% d
    相位数 < 3时,较佳) y9 n* H2 {6 J7 f
    相位数 > 3时,较佳
    2 r1 k% T+ k* E6 q9 V6 i
    总和电流精确度% ?7 x+ K7 y2 k' @! G, q6 {5 O

      g0 W5 `% T) b) f( c, M
    较佳5 z  C# y' e+ B; P9 _" R
    每相位电流的精确度
    ' U6 n9 u; o" v- Z  m8 N( b
    较佳7 Q8 x% Q" ]- [4 J6 f
    " c1 _# G0 B+ }& Y8 i# b- R+ d
    抗PCBESR和PCBESL引起的电压尖锋脉冲噪声之免疫能力
    9 x0 e" R5 b8 n: D
    较佳* C/ f- w- b8 U( ?  O4 w
    * T1 T0 z: Y% U9 A1 ^
    PCB布局复杂度/ B: f( q' u% i7 T
    简单1 K! o+ q+ M) Q+ F
    复杂
    4 n* `( u/ g% E, J7 g
    不受晶圆制程漂移的影响
    : s- r+ h0 ^* ^& i5 |0 a2 d

    6 _' \" k. s8 v1 O9 k$ f
    较佳% z2 i7 {' q1 P3 Y
    误差范围和商规温度规范
    - e/ @4 M( ], l' Q

    4 j! \" Y( d/ F; K4 E: ]
    易通过
    7 ]7 w2 N& E7 q8 |# w) U8 e9 l) K( x: }1 {3 N+ Q0 A1 u) g3 d& N

    / C8 k) l) C7 o9 j
    1 y; Q& R! r9 l9 s9 [0 @: N- M" `- J

    该用户从未签到

    2#
    发表于 2019-6-3 16:02 | 只看该作者
    终于找到这方面的资料了 谢谢楼主啊
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-21 02:45 , Processed in 0.125000 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表