找回密码
 注册
关于网站域名变更的通知
查看: 207|回复: 1
打印 上一主题 下一主题

串行FIR滤波器设计(1) ------- FIR数字滤波器的FPGA实现(二)(下续完)

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-5-31 14:59 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
串行FIR滤波器设计(1) ------- FIR数字滤波器的FPGA实现(二)下续完
文章目录
(二) FIR数字滤波器的FPGA实现-串行FIR滤波器设计
0  串行FIR滤波器基本原理
1 基于移位寄存器的串行 FIR 滤波器
1.1  基本理论
1.2  设计实现
2  基于双端口 RAM 的串行 FIR 滤波器
3 系数对称的串行 FIR 滤波器的设计
4 两种串行结构的 FIR 滤波器性能比较
  和matlab文件类似,只不过将滤波器系数直接添加到文件中了,可以根据需求自己修改滤波器系数,这种结构的写法,很方便很好理解,就是移位相乘、相加,编写TestBench,如下:
5 x4 F: Z1 o* H- L
游客,如果您要查看本帖隐藏内容请回复
/ R# U! n6 F0 z1 A6 ]

" F6 i) K- R; P: W$ Q) Z- I" Y
  a3 g9 A! `$ B; X
, D& o. f1 F2 H2 S

. @+ ~6 {) E3 _2 {

该用户从未签到

2#
发表于 2019-5-31 15:42 | 只看该作者
这个是论文吗
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-4 09:59 , Processed in 0.125000 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表