找回密码
 注册
关于网站域名变更的通知
查看: 443|回复: 1
打印 上一主题 下一主题

FPGA电源管理问答

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-5-30 07:30 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
FPGA电源管理问答

+ t; E& v: a- M0 e' X% c8 v% Z/ S7 }( x! e
现场可编程门阵列(FPGA)是可以包括数千个典型的、可编程逻辑单元。一个由线和可编程开关的矩阵与单独的逻辑单元互连。典型的设计包括指定每个单元的简单逻辑功能和选择性地关闭互连矩阵中的开关。
9 G+ L$ m/ f; g: k4 T, {FPGA主要用于原型IC系统。当设计完成后,设计人员可以将逻辑转换为以更高速度工作的硬连接线IC。为了能正常工作,FPGA必须采用适当的电源管理技术。
" g2 V1 K9 f3 v8 U* ?+ h5 a6 s2 M" ^( A/ M2 W, j& {+ n
FPGA有哪些供电要求?
; X0 W% H1 r' c) ^/ h$ ~$ \- f4 E, N. [) E
FPGA的电源取决于内部电路的要求。FPGA有三个要配置元素:可配置逻辑块(CLB),I/O块(IOB)及其相互连接(见图)。CLB提供功能性逻辑元素。IOB提供封装引脚和内部信号线之间的接口。可编程相互连接资源提供布线途径以连接CLB和IOB的输入和输出至合适的网络。施加于CLB(或核心)的电压被称为VCCINT。VCCO为IOB的供电电压。一些FPGA有被称为VCCAUX的另外一个电压输入。
5 q9 f# v( o4 i+ t
5 `7 ^; j7 R) K" wVCCINT的典型电压和电路取值如何?4 e) H, E! |2 K* d3 i
, P% r3 T6 ~, y$ U! M
典型的电压为1.2 V、1.5 V、1.8 V、2.5 V和3V,电流达12A。CLB数越大,电压越小而电流越高。此外,VCCINT应该单调上升,不允许有下降。
" E0 p8 |$ u8 X& w$ K& h5 E: i- ~$ T' ~% U, v
VCCO的典型电压和电路取值如何?
$ [, ]* a/ X. Y
5 B: p( j% u$ p" d- L$ Z- q6 I+ Z最常见的VCCO电压为1.2 V、1.5 V、1.8 V、2.5 V、3. 3 V,在以前的系统中甚至为5V。电流范围在1~20 A之间。& Y6 o6 s0 q! e5 E- c
% Y7 k1 B% t' x+ ~1 I2 q9 m1 H
VCCAUX有哪些供电要求?; q2 H6 K5 x* ^* ^9 ~

7 r% |  T6 P6 U4 N# x" y典型的辅助电压VCCAUX为3.3 V或2.5 V。它对FPGA中有严格时间要求的资源进行供电,所以它很容易受电源噪声的影响。除非VCCO不产生过大的噪声,VCCAUX可以与VCCO共用电源层。4 V4 ?& H" Z7 L3 p" y
' G. Y: E; ?7 g( v- I
什么类型的电源资源可以被用于FPGA?
9 {8 d3 J' H$ D& N' P0 L0 e& q% s9 f3 M4 J( w0 ]
FPGA电源要求包括电压输出在1.2 V~5 V之间,电流输出大几十毫安到几安培之间。三种可能的解决方案为低漏失(LDO)线性整流电路、开关模式变压器以及开关模式电源模组。最终的选择取决于系统、成本和面市时间要求。  c: J4 T. h, x- C) [3 V, ^
LDO有哪些优势?$ _$ l1 e4 d, `& S
4 `" p! _7 U( r( c7 Z
如果板空间有保证,低输出噪声很重要,或者系统要求对输入和瞬态现象快速响应,就应该采用LDO整流器。LDO提供了中低输出电流。输入电容器通常会切断输入至LDO的阻抗和噪声。LDO还要求在输出侧有一个电容器,以处理系统瞬态现象并提供稳定性。双输出LDO还能同时向VCCINT和VCCO供电。
; N0 N; W/ T8 e9 A3 e
7 K- P+ U2 b% \/ y开关模式变压器有哪些优势?
6 H+ L; E1 I  J! l; R. @  N" l  h8 }5 ~9 Q8 ~6 f+ I
当设计效率非常关键且系统要求大输出电流时,开关模式变压器具有优势。开关电源提供比LDO更高的效率,但其开关特性使其对噪声更敏感。与LDO不同,开关模式变压器需要使用电感器,而且可能需要变压器进行DC-DC转换。: }- k% u* u% ]2 b, h( l3 e8 u

. G/ h* v8 v5 e! w. `$ Z哪些因素决定了FPGA的功耗?
" Z9 r5 I* M! {; ^' b8 M) z3 P7 H4 H2 ~5 d, E
CLB的功耗包括如所用CLB逻辑单元数/RAM块数的内部资源、工作时钟频率、切换率,布线和I/O功率。对于I/O功耗,影响因素包括输出类型、工作时钟频率、以及输出的信号翻转个数以及输出负载。实际功耗取决于特定的系统设计。 / \6 d+ _" @3 ^8 p. y/ ~
* Z. x, C' c' |+ @/ w
FPGA电源的斜升时间(ramp-time)要求有哪些?
. W, ]+ B" s- w& p! w( h1 {6 b& ?* J
为确保供电,核心电压VCCINT校正时间必须在一定范围内。对于一些FPGA,过大的校正时间会产生更长时间的供电电流,由于在变压器启通treash-old中VCCINT需要更长时间。开启校正时间长会引起热压力,如果电源向FPGA提供大电流。一些DC/DC变压器提供可调节软启动,允许通过一个外部电容器控制校正时间。校正时间取决于FPGA制造商,典型取值在50~100ms。+ o' q- X& J' l; d, O' M& S$ w
% h* x1 J( t) m6 @- |
一定要采用FPGA供电时序?
, Y3 H! P. o( h# J/ W' g6 b1 \/ S) H7 d+ H4 e- T- l
许多FPGA没有时序要求,所以VCCINT、VCCO和VCCAUX可以同时供电。当不可能如此时,上电电流可能略高。对于特定FPGA时序不同。对于一些FPGA,重要的同时施加VCCINT和VCCO。对另一些FPGA,上电可以任意顺序进行。在大多数情况下,习惯于在施加VCCO之前施加VCCINT。- l& A9 V, r; E9 Y/ {3 i" T
. h* E% X) f" c& l
FPGA存在涌流问题吗?
% K. Y, K& n+ e. E: U/ h( p8 C; B
当VCCINT在06.~0.8 V之间时,对一些FPGA系统存在涌流。在这期间,功率变压器连续供电。人们不希望在应用中有迭返(Foldback)电流限制,由于这一部分降低了输出电压以限制电流。但是在电流限制电源解决方案中,一旦电路以超过设定额定电流的电源供电,电源限制了电流达到额定值。
! h2 X+ q7 F1 d" ^
) n5 W- a3 f; N7 I7 a) h; o

该用户从未签到

2#
发表于 2019-5-30 18:02 | 只看该作者
最喜欢看这种问题帖 很长知识
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-11 12:27 , Processed in 0.125000 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表