找回密码
 注册
关于网站域名变更的通知
查看: 314|回复: 1
打印 上一主题 下一主题

从D触发器的逻辑结构说明建立时间和保持时间 

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-5-29 07:00 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x

2 Z2 H" i; m% p- _
D触发器的角度说明建立和保持时间.

- m5 j( G0 h" ?" _) t9 ?
上图是用与非门实现的D触发器的逻辑结构图,CP是时钟信号输入端,SR分别是置位和清零信号,低有效; D是信号输入端,Q信号输出端;
这里先说一下D触发器实现的原理:(假设SR信号均为高,不进行置位和清零操作)
CP=0: G3G4关闭,Q3Q4输出为’1’。那么G5G6打开,Q5=D,Q6=/DQ5,Q6
        的信号随输入信号D的改变而变化; G1G2构成一个SR锁存器,我们知道,当
        SR锁存器的SR的输入均为高的时候,锁存器的输出保持不变,所以Q/Q
        持不变.
CP0跳变为1: G3G4打开,Q3=Q6=/DQ4=Q5=D。由SR锁存器的特性,Q=Q3=D,/Q=/D
CP=1: 不管D怎么变化,Q3Q4的信号都不会发生变化,所以输出也不会改变,具体原因由兴趣的可以推一下;
下面就又重复CP=0的时刻了.
从上面的分析可以知道,输入信号D是在CP=0的时刻,经过与G5和G6两个与非门的延迟Tsu之后才传输到Q5和Q6端的,然后再CP跳变为1的时候被锁存到输出端的.
6 F$ S  Q) D- Q- Z  ~- m我们假设Tsu=5ns,如果D输入信号在CP跳变为1之前4ns(<5ns)的时候,才发生变化,那么在CP跳变为1时,输入信号D还没有传输到Q5和Q6,SR锁存器锁存的将是D变化之前的数据。也就是说D输入信号只有在CP跳变之前>Tsu的时间里准备好,触发器才能将数据锁存到Q输出端口,也就是所说的要保证信号的建立时间.
9 I& P/ Z. B, m# i. {0 j$ ?8 h- g. _# v% p% M
在CP跳变为1之后,Q5和Q6的信号要经过G3和G4两个与非门的延迟(Thd)才能传递到Q3和Q4,构成SR锁存器之前的D输入的阻塞,保证在CP=1是输入数据变化不会影响锁存结果。
& Y: k9 x0 m  b' f3 x& Z' ~我们假设Thd=5ns,如果D输入信号在CP跳变为1之后5ns内发生跳变,因为此时Q3和Q4还没发生变化,均为’1’,Q5和Q6的状态将会发生跳变。在CP=1的时刻,Q3和Q4跟随Q5、Q6的改变也发生跳变,末端SR锁存器的输出Q也发生跳变,造成输出结果不对。   也就是说在CP跳变为1之后的Thd时间内,D信号不能发生变化,也就是所说的要保证信号的保持时间(Thd)。
1 _% f6 v/ F  x' g0 d以上是小弟今天重温数电的时候的一点小看法,有什么不足的或不对的,希望各位大神不吝赐教!

4 p' h/ K3 K: e- y9 k- V

该用户从未签到

2#
发表于 2019-5-29 18:09 | 只看该作者
发帖是心得 回帖是美德
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-7 02:12 , Processed in 0.109375 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表