找回密码
 注册
关于网站域名变更的通知
查看: 255|回复: 2
打印 上一主题 下一主题

基于FPGA的DSP外部总线接口设计 

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-5-24 13:49 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
基于FPGADSP外部总线接口设计
3 p, ?# e( ~0 B

8 t; t  _3 m3 W( d. s8 P) w0 w4 Y9 u6 C6 k文章针对FPGA与DSP之间的总线协议,建立FPGA与DSP总线通信的接口框架,根据不同类型的DSP设计相应的时序协调电路,保证DSP与外部器件之间高速稳定的数据通信。使用该设计方法在Quartus Ⅱ进行仿真,时序满足DSP的读写时序要求。实验证明该方法满足实际使用要求。% z" |# x7 G' [/ w5 _' k
游客,如果您要查看本帖隐藏内容请回复

该用户从未签到

3#
发表于 2019-6-17 11:36 | 只看该作者
学习一下,谢谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-7 02:10 , Processed in 0.125000 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表