找回密码
 注册
关于网站域名变更的通知
查看: 228|回复: 3
打印 上一主题 下一主题

FPGA的功耗概念与低功耗设计研究

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-5-24 07:00 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
FPGA的功耗概念与低功耗设计研究
" |8 V7 m5 s3 J

0 s+ S5 {  O* M7 m, R8 \# B
6 j8 M# R/ ]$ `; ]2 ~$ w
: }+ ^% A6 f" c4 g2 b
       随着半导体工艺的飞速发展和芯片工作频率的提高 ,芯片的功耗迅速增加 ,而功耗增加又导致芯片发热量的增大和可靠性的下降 。因此 ,功耗已经成为深亚微米集成电路设计中的一个重要考虑因素 。本文围绕 FPG A 功率损耗的组成和产生原理 ,从静态功耗 、动态功耗两大方面出发 ,分析了影响 FPG A 功率耗散的各种因素 ,并通过 A ctel 产品中一款低功耗的 FPGA 进一步进行说明 。最后提出了在 FPGA 低功耗设计中的一些问题 。9 P; R5 N1 ?5 ~  R" l

  在传统的概念中,芯片工艺的改进将会带来性能的提高,成本的降低。同时,由于芯片内核电压的降低,其所消耗的功耗也随之降低,这一点到0.13um时代也是正确的。
& J) T- n0 F( _" h

  但是在工艺进入90nm时代,甚至于以后的40nm或更小的工艺,出现了一点反常,芯片功耗将显著提高。

  

游客,如果您要查看本帖隐藏内容请回复

. A- Q) W+ A" {; f$ G/ Q
' Z2 h4 H5 E4 W. W- K* ], `9 [

该用户从未签到

2#
发表于 2019-5-24 18:31 | 只看该作者
看看楼主怎么研究的

该用户从未签到

3#
发表于 2019-7-4 10:53 | 只看该作者
看看大神怎么做

该用户从未签到

4#
发表于 2019-7-4 17:01 | 只看该作者
刚好在研究这方面,谢谢分享
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-12 23:40 , Processed in 0.125000 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表