EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 Allevi 于 2019-5-23 09:56 编辑 - _2 _9 k {& o0 f6 Y
3 Q6 S, m+ O( J
& X) Z; C2 h$ T6 E9 r8 H/ ^ U5 D' ~- m$ p/ h
9 y7 W( b4 i% `- y- t
1:什么是同步逻辑和异步逻辑?(汉王)
2 h I, f% t: l2 ]5 D同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。 答案应该与上面问题一致 〔补充〕:同步时序逻辑电路的特点:各触发器的时钟端全部连接在一起,并接在系统时钟端,只有当时钟脉冲到来时,电路的状态才能改变。改变后的状态将一直保持到下一个时钟脉冲的到来,此时无论外部输入 x 有无变化,状态表中的每个状态都是稳定的。 异步时序逻辑电路的特点:电路中除可以使用带时钟的触发器外,还可以使用不带时钟的触发器和延迟元件作为存储元件,电路中没有统一的时钟,电路状态的改变由外部输入的变化直接引起。
1 A8 F$ i* v5 k. E- f- {( m; x" n8 H! {. p" g
|