找回密码
 注册
关于网站域名变更的通知
查看: 1227|回复: 1
打印 上一主题 下一主题

Verilog HDL 任意整数分频

[复制链接]
  • TA的每日心情
    开心
    2019-11-19 15:19
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2019-5-22 09:56 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    Verilog HDL 任意整数分频

    0 |, A( \3 T5 {8 j. p2 `0 引言
    + @6 f, u1 W9 @* Y. V5 |- ~0 O/ T  
    6 G: M, G. _; F/ K6 ~  在数字逻辑电路设计中,分频器是一种基本电路, 通常用来对某个给定频率的时钟进行分频, 得到所需的时钟。时序电路设计中需要各种各样的分频器来获得不同频率的时钟,其中以整数分频器最为常见。整数分频可以简单的使用模n 计数器实现,即随驱动时钟跳变n 次后就输出一个进位脉冲,然后立即被清零或置位,再开始新一轮的循环的计数。
    7 H( r  {! L% c! R/ ~  模 n 计数器的进位脉冲的宽度一般与驱动时钟相同,这对于边沿驱动的时序逻辑并不会带来什么问题。但是在某些需要使用电平逻辑的设计中,我们更希望分频时钟拥有50%,或者与驱动时钟相同的占空比。这时就需要通过另外的逻辑方法来进行分频,或者使用PLL。
    / Q- V& c3 s% \& C  在基于 cpld(复杂可编程逻辑器件)/FPGA(现场可编程门阵列)的数字系统设计中,很容易实现由计数器或其级联构成各种形式的偶数分频及非等占空比的奇数分频,但对等占空比的奇数分频及半整数分频的实现较为困难。
    9 f# \7 u8 X' K' A! q, r) Z7 ^9 B  本文利用 VHDL(超高速集成电路硬件描述语言),通过Quartus II 7.1 开发平台,设计了一种能够实现等占空比的整数分频器,这种设计方法原理简单,可重用性好,而且只需很少的逻辑宏单元。* L% L; D% d3 j' a9 t* @! k8 p
      ; m2 B- s4 n6 ?- V* W
      1 分频原理* R/ c- I5 Z5 @& j. z
      / N$ a' C7 A# @# [/ Q% ^& `
      1.1 偶数倍(2N)分频
    , P! t6 K3 _5 d' w8 L$ j. ]" O! V  使用一个模 N 计数器模块即可实现,即利用模N 计数器从0 开始对输入时钟的上升沿计数,计数值等于N 时,输出时钟进行翻转,同时给计数器一个复位信号使之从0 开始重新计数,以此循环即可。为偶数倍分频原理示意图。
    ' y6 F# W5 n) M1 @  
    " i1 [* T3 ]1 Z) x3 X  1.2 奇数倍(2N+1)分频2 S2 f/ C$ f5 g4 U4 U. P& ~
      占空比为 X/(2N+1)或(2N+1-X)/(2N+1)分频,用模(2N+1)计数器模块可以实现。取0 至2N 之间某一数值X(0<X<2N),当计数器时钟上升沿从0 开始计数到X 值时输出时钟翻转一次,在计数器继续计数达到2N+1 时,输出时钟再次翻转并对计数器置一复位信号,使之从0 开始重新计数,即可实现。+ {' ?- N/ s+ \5 n. W. I
      
    ( u  p' Q; W* o' c+ B  1.3 占空比为 50%的分频
    : p6 l( v! ^$ |+ y" z9 p  1.2 中占空比为非50%的输出时钟在输入时钟的上升沿触发翻转。若在同一个输入时钟周期内,此计数器分别在输入时钟的上升沿和下降沿触发翻转得到的两路信号,再将所得到的信号进行逻辑或,即可得到占空比为50%的奇数倍分频时钟。当然其输出端再与偶数倍分频器串接则可以实现偶数倍分频。奇数倍分频原理如所示:+ a( E/ R5 F5 s7 \7 q4 [
      # k4 F" Q; e$ Y
      1.4 N-0.5 倍分频6 u9 @3 Y, U& u
      采用模 N 计数器可以实现。具体如下:计数器从0 开始上升沿计数,计数达到N-1 上升沿时,输出时钟需翻转,由于分频值为N-0.5,所以在时钟翻转后经历0.5 个周期时,计数器输出时钟必须进行再次翻转,即当CLK 为下降沿时计数器的输入端应为上升沿脉冲,使计数器计数达到N 而复位为0 重新开始计数同时输出时钟翻转。这个过程所要做的就是对CLK 进行适当的变换,使之送给计数器的触发时钟每经历N-0.5 个周期就翻转一次。本设计未作要求,因此仅叙述原理,实际并没有完成该部分设计。
    4 l3 ]- _# B- N: l  * L1 ^- m- l. l
      1.5 对于任意的 N+A/B 倍分频(N、A、B∈Z,A?B)
      r2 K8 H- ^% r, u" m  分别设计一个分频值为 N 和分频值N+1 的整数分频器,采用脉冲计数来控制单位时间内两个分频器出现的次数,从而获得所需要的小数分频值。可以采取如下方法来计算各自出现的频率:1 p2 L; ]3 R9 B- M
      设N 分频器出现的频率为a,则N×a+(N+1)×(B-a)=N×B+A ,求解该方程可知a=B-A。所以 N+1 分频器出现的频率为A。例如实现7+2/5 分频,取a 为3,即7×3+8×2就可以实现。但是由于这种小数分频输出的时钟脉冲抖动很大,现实中很少使用。这里仅叙述原理,并没有完成该部分的设计。. M& R2 y$ S8 S9 B6 {7 U) m1 ?0 K* G
      
    8 i6 l: s1 c1 n( q  1.6 利用 PLL 模块设计分频器
    / i* K3 }6 g2 q+ Y0 A. m$ P; g  利用 PLL 模块将待分频时钟(CLK)进行倍频得到待分频时钟的2 倍频时钟(2CLK),这样以来,为了完成对CLK 的N(N∈Z)分频就只要对2CLK 进行2N(N∈Z)分频,也就只要考虑偶数分频,从而简化了设计,但由于PLL 输入时钟不能任意改变,使得设计有较大的局限性。0 J  ^& F5 s7 z9 e% Q0 m  G, w2 E+ n
      . V9 h& f& |. K+ _% Z& K
      2 具体设计思路, q+ z0 ?8 D: x% S8 ~# J
      
    : P  {6 p) [: {% p  2.1 单纯利用逻辑代码编写
    # i# J) [. L9 I5 w- Y, X  主要设计思想是通过对分频系数的模运算将偶数分频和奇数分频分成两种情况分别考虑,偶数分频比较简单,此处不赘述,可参考原理部分的叙述;奇数(2N+1)分频时分别对待分频时钟的上升沿和下降沿进行计数,上升沿计到0 和2N 时翻转输出信号,并重新计数,下降沿计到N 时翻转输出信号,并重新计数,将两信号相或就得到占空比为50%的时钟。据上述思想,设计出divider.vhd。在divider 基础上对代码进行优化,上升沿计满2N+1 时翻转输出信号,下降沿计满N 时翻转输出信号,两信号相异或就得到占空比为50%的时钟信号,设计出DIV_N。
    / V' l! @* H/ Q  K$ X  k  V  ! V) J' W( g; k( D. S/ ^( V* i
      2.2 调用 PLL 模块完成设计
    0 W  m; X: g1 H) ^: H/ K) t& o  调用 PLL 宏模块,将输入进行倍频处理,再对PLL 模块的输出时钟进行2N 分频即可。
    5 _( v2 R& H# j8 B2 z7 V7 _8 x  $ h0 s/ V, O/ D4 f1 ^
      3 仿真及综合情况) F% f6 V% D2 D6 z! k6 S1 V
      
    - P/ j5 e4 x2 J9 s5 Z  3.1 软件仿真
    2 c& O8 T! ]/ z" Y  Z) h$ M- R  ModelSim SE 6.1f 和Quartus II 7.1 两者比较而言,ModelSim 的仿真更为专业和精确,因此本文用Modelsim 完成仿真工作。但调用PLL 模块时用到了Altera 的库,因此无法利用ModelSim 进行仿真,仅给出了在Quartus II 中的仿真情况。由仿真情况可以看出,采用逻辑代码完成的设计很好地实现了任意分频器的功能,利用PLL 模块,输出时钟相对输入时钟有较大的延时。& W3 p: r& V! \* q$ e
      3.1.1 在 ModelSim 中的仿真
    8 @* v% Z- A" r0 D  使用 ModelSim SE 6.1f 对DIV_N 进行仿真,为偶数倍分频仿真结果,为奇数倍分频仿真结果。
    7 j( q% Z" d% U5 t  3.1.2 调用 PLL 模块仿真情况$ v: I8 K* a# ]! M$ N
      在 Quartus II 中定制PLL 宏模块,对输入时钟进行倍频,然后再对所得时钟进行2N 分频,可实现任意分频。仿真情况如所示。
    4 `1 b( ?: n* x' ~3 h; y  
    8 E+ b8 s; H6 f  3.2 综合情况:% Q% u/ U1 Y1 q% C
      较 divider 而言,DIV_N 代码数量更少,同时减少了两临时信号的翻转次数,降低了程序复杂度的同时,节省了设计所用的逻辑资源。6 o( y! _) R' q9 ~5 v! b
      3.2.1 在 QuartusII 中的综合情况
    : \: G$ O/ }8 X& e) _0 M  测试的硬件核心为 Altera 公司的FPGA 芯片,型号为:EP1C3T144C8,所用的综合软件为Quartus II 7.1,两个版本的任意整数分频器的综合情况如表1 所示。
    7 ]. b1 `$ ]7 X& y: O  3.2.2 综合所得的RTL 图2 x2 F! y2 U$ R+ e4 J
      利用综合软件 Synplify Pro 对两个版本的分频器(版本1:divider.vhd,版本2:DIV_N.vhd)进行综合,得到RTL 图分别入所示。
    7 ]8 l7 T0 h: k, ^& _3 |  $ X. V* |  i% O1 r) k  g- C5 x3 O, G
      4 结论
    ' H- C& U+ K9 B$ d" C: r/ u' u  
    6 r( u0 q' Y8 {) K. p  本文讨论了一种基于 VHDL 的可以实现任意整数分频电路设计的方法,实现占空比为50%任意整数分频。并以EP1C3T144C8 为目标芯片进行了仿真和测试, 结果完全符合设计要求。在一些特殊的场合, 这种占空比为50%的任意整数分频电路是很重要的。8 _5 ~& S2 c0 X* D& k; |8 M
  • TA的每日心情
    开心
    2019-11-19 15:19
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
     楼主| 发表于 2019-5-22 09:57 | 只看该作者
    //任意整数倍的分频器
    + @$ Q6 }! l+ @( ^$ r  Jmodule CLK_Division(CLK_In,CLK_In_N,CLK_Out);, o" w& g, B) K* U1 W# P1 X. y
           input CLK_In;! z8 C: d' v( ]! B& |0 C- G: Z
           input [31:0] CLK_In_N;, }; A& o" A% x5 n% u7 n1 v
           output CLK_Out;
    * c+ p* L* j) j6 {       reg CLK_Out;       reg [31:0] CLK_Count;
    . n. A- s$ R- M' ~2 Q       reg [31:0] CLK_Count_H; //分频计数器高电平计数+ C7 g5 I. Z8 ]
           reg [31:0] CLK_Count_L; //分频计数器低电平计数5 e$ d9 T# b5 ]7 P
           reg CLK_Count_Odd; //分频计数器奇数分频时低电平计数校正
    0 R; ?- k4 V+ S) t1 l       reg CLK_Div_1;9 T& U, L: O! m9 ?$ L
           reg CLK_Div_2;
    " N0 g& K0 }3 K. j) O     always
    ) F' a4 B6 i; B$ s  b- }" ~4 C5 N     begin
    - H/ H8 {* u8 d         if(CLK_In_N==0)CLK_Out<=0;
    " a+ M! _5 ]9 X  o, E: h+ S3 V         else if(CLK_In_N==1)CLK_Out<=CLK_In;
    & h5 k7 R( _  q         else CLK_Out<=CLK_Div_1|CLK_Div_2;
    ! v! V' t: @% Z1 ^/ J4 O: j; }         CLK_Count_H<=CLK_In_N/2;
    ! g5 w/ _& h' |/ z& b         CLK_Count_Odd<=CLK_In_N[0];3 Y+ s1 ~* C  ~8 {/ `/ \2 L8 b
             CLK_Count_L<=CLK_Count_H+CLK_Count_Odd; //分频计数器奇数分频时低电平计数校正; z$ g+ Y) Z4 u" F' C
         end
    " V& H0 m% T, z3 i4 _3 o1 Z1 e; ]5 `$ W: Q) p+ V
         always @ (posedge CLK_In)
    ' X' D* d, x+ Y( G' G% p     begin5 ~5 l. F. T. A# Y, v" v9 Z, E
             if((CLK_Div_1==1)&&(CLK_Count>=CLK_Count_H))+ H6 k! O! m5 z( L. Z! V- a& d
             begin
    2 ]1 S& S; b) r$ e              CLK_Count<=1;
    6 [$ Y) l5 T# p. G% H              CLK_Div_1<=0;
    # Y# o( r! X" W  n' g/ W! @         end  ?4 o! C* z4 v& x0 s% M
             else if(CLK_Count>=CLK_Count_L)  N" ~! z8 o! K2 |* I  O
       begin5 J1 E" V- D0 U# V
                 CLK_Count<=1;2 l% z8 u; n: p- A! e
                 CLK_Div_1<=1;# m% w! v6 `1 g# C% x' T7 ~. T
             end
    9 W9 G: e9 W2 P0 [4 V3 }         else CLK_Count<=CLK_Count+1;
    & G5 ^, t5 `  U: ~0 Y     end
    3 }2 w3 ~& U! x2 n8 ?4 i    always @ (negedge CLK_In): y2 q* h6 p3 t. R
        begin
    ' |& T1 h9 i, o         if((CLK_Div_1==1)&&(CLK_Count_Odd==1))CLK_Div_2<=1;' g/ G1 _6 q" @0 U- N
             else CLK_Div_2<=0;) V! x! s) s4 g
        end3 _6 f8 ?1 {- _8 o9 n
    endmodule# c9 l6 o4 R% u9 p' u- v
    5 Y; _+ ]" P$ e
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-3 12:14 , Processed in 0.109375 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表