找回密码
 注册
关于网站域名变更的通知
查看: 230|回复: 1
打印 上一主题 下一主题

FPGA基础知识(五) 系统集成知识

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-5-20 14:44 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
FPGA基础知识(五) 系统集成知识
本文档重点探讨vivado软件的使用和系统集成的相关知识。
完成此过程可以参阅的文档有
UG892: Vivado Design Suite User Guide, Design Flows Overview
背景:我们用vivado HLS对相关软件生成了相应的IP core,现在需要对IP core进行系统集成,形成完整的设计。
目录
一、明确任务
UG893:Using the vivado IDE.
UG893 chapter 3 :Using project mode
Project mode的优点:
不同类型的project
二、IP相关
Working with IP
在设计中运用IP的可用方法有:
Configuring IP
生成IP output products
运用IP core containers
Out-of-context design flow
IP constraints
Validating the IP
Packaging custom IP与IP 子系统
创建IP子系统
设计辅助
plaform board flow
Validation IP子系统
生成block design的output products
block design集成为top-level design
逻辑仿真
Compile simulation libraries
一、明确任务
为了确定下步需要怎么做,我们需要明白vivado design suite,包括三个软件,第一个vivado HLS,用于将c语言生成相应的IP core,第二个vivado,用于将相应的模块生成系统并且可以用单片机控制的系统。第三个SDK,用于生成应用级的FPGA。
通过此流程,我们可以确定我们下一步的任务是学习使用vivado软件。

1 T& i4 P- }0 B9 n# n
游客,如果您要查看本帖隐藏内容请回复

' K3 V' n4 ^( U. R1 I0 m
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-3 15:54 , Processed in 0.109375 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表