找回密码
 注册
关于网站域名变更的通知
查看: 538|回复: 7
打印 上一主题 下一主题

FPGA之SPI对ADC配置简介(5)-----Verilog实现3线SPI配置

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-5-20 14:16 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
FPGA之SPI对ADC配置简介(5)-----Verilog实现3线SPI配置
' M0 x0 q, k+ k) s4 R) g

4 N4 J4 p5 k* [. |2 S上篇介绍了如何利用verilog 实现4线SPI配置时序,本篇将以AD9249介绍其3线SPI配置的verilog实现。
) c5 O, B* E' D+ P  M7 H$ m$ _7 h5 ~( I# L+ D, C- v( K
9 n: X9 }! k: `* U% s! h# F9 Y
6 u6 T" h% L0 p$ Y
游客,如果您要查看本帖隐藏内容请回复

$ {4 t0 c( i' W. K0 y' r# |# w0 j0 d7 M5 z! h. K9 Q; ?
3线SPI的FPGA实现就介绍到这里了,其实和4线基本一样,只不过多了个三态转换而已,大家把上篇的4线SPI的实现过程想清楚了,再加上一个三态转换控制,3线SPI也就拿下了!
1 U- Q8 C, X, J- G7 c
1 E6 l- D! B" h: j4 I. U* o8 z. \7 H# q# x3 {0 d1 h

( S& L, M% w( Y$ X  F# Y  x
* ~9 n( ]& L$ ~  P( o7 @6 Y' j! c( C- p9 r

8 h% _8 ~4 H! a4 J% W
% o# l( M# K* O7 T# p2 E

该用户从未签到

2#
发表于 2019-5-20 18:03 | 只看该作者
回复看看是什么东东

该用户从未签到

4#
发表于 2020-8-21 10:05 | 只看该作者
谢谢分享,学习了!

该用户从未签到

6#
发表于 2020-9-15 11:25 | 只看该作者
回复看看是什么东东

该用户从未签到

7#
发表于 2021-1-7 15:49 | 只看该作者
回复看看,这里怎么样( v  a& U7 H; R' [/ B9 I
  • TA的每日心情
    开心
    2025-8-6 15:43
  • 签到天数: 54 天

    [LV.5]常住居民I

    8#
    发表于 2021-1-10 22:11 | 只看该作者
    # w0 v# b  h9 s* m9 A
    谢谢分享,学习了!
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-17 07:43 , Processed in 0.125000 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表