找回密码
 注册
关于网站域名变更的通知
查看: 218|回复: 1
打印 上一主题 下一主题

FPGA学习——数码管之时钟设计

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-5-16 11:22 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
FPGA学习——数码管之时钟设计
3 f5 V# K. p/ t1 }; z

7 m3 P2 v, j  `1 ^- H设计一个秒表,分辨率为0.01s,分三个位,分钟位,秒位,毫秒位,前两个是六十进制,后一个是一百进制,写四个文件,一个分频文件,一个10进制计数器,一个六进制计数器,一个数码管的显示文件,实验要用到两个频率,一个时钟频率,产生0.01s的时钟,一个数码管的轮流扫描频率。
- m7 C7 a/ y$ _* F3 j- q. i程序如下/ E/ d0 Q9 [# V2 y$ B$ S6 N
分频(50M产生100HZ和1K)
, H7 K  N' F# f& m) z" ~
游客,如果您要查看本帖隐藏内容请回复
+ i" }0 V: F# \1 |& v0 ~5 y" X' M
本实验的难点在于数码管的动态扫描,关键是要把段和位联系起来,每选中一个数码管,就把对应的码值赋给它,动态扫描就是利用人眼的视觉差异来写的,当数码管扫描速度大于24HZ时人眼分辨不了,所以感觉是静态的,扫描速度也不可太快,一般选1K的扫描速度。0 K% s1 i( D7 H" R6 R

* O' Z. D3 d) G# M6 ]! e: d
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-2 23:15 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表