找回密码
 注册
关于网站域名变更的通知
查看: 408|回复: 1
打印 上一主题 下一主题

FPGA的JTAG烧写注意事项

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-5-10 10:26 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
FPGA的JTAG烧写注意事项

  a2 i, r! v7 t. v: I7 g! N8 A7 F6 _' k+ }* s, Y
根据ALTERA官方FAE(现场应用工程师)的强烈建议,请注意不要随意带电插拔JTAG下载接口,否则会损坏FPGA芯片的JTAG口信号管脚。" s+ }& q8 P0 I  ^* ^- S/ D0 b" K  Q
现象:
6 q% q' e* s$ E, J3 I: Z& F1 F在排除了下载线的问题后,还是不能访问FPGA的JTAG口,那么很有可能你的FPGA芯片的JTAG口已经损坏。此时请用万用表检查TCK,TMS,TDO和Tdi是否和GND短路,如果任何一个信号对地短路则表示JTAG信号管脚已经损坏。% A9 ?& O/ V! a: ^# R' o' \& {8 x
原因分析:/ q! G( m% Y) u2 X, g. D) l
我们经常为了方便,随意插拔JTAG下载口,在多数情况下不会发生任何问题。仍然有很小的概率因为热插拔而产生的JTAG口的静电和浪涌,最终导致FPGA管脚的击穿。
/ {  ^6 l9 G2 R有人怀疑是否是D版的USB Blaster或者ByteBlasterII设计简化,去处了保护电路导致的。但事实证明原装的USB Blaster也会发生同样的问题。
" d, }# S( f* \% s! e+ r我们怀疑是否是ALTERA的低端芯片为了降低成本,FPGA的IO单元没有加二极管钳位保护电路。
. ~/ s( L5 L6 c8 t' U2 ]! T+ v我们的建议:
! U% j! h7 z+ ~请大家尽量按照以下步骤进行板子和下载线的上电、下电顺序:" c7 q: D8 u5 \5 g8 b- x
上电顺序:4 g9 ]9 [2 e5 g/ D9 Q
1.在FPGA板子断电的情况下,插上JTAG下载线接口/ ~0 j+ x" d6 Y' T1 \) K& L, j
2.插上USB Blaster或者ByteBlasterII的电缆
' I& ?+ D" c- K9 t) @! B3.插上FPGA板子的电源* M3 H1 `2 j9 I; b/ k
下电顺序:
# X5 [4 _5 H1 ^8 K1. 断开FPGA板子的电源      
8 r  O9 l) w4 c0 z5 ~/ Q5 I2.断开USB Blaster或者ByteBlasterII的电缆* b$ ~, Y5 t# m3 `2 \7 Y
3.断开JTAG下载线接口
) y6 }3 @4 Q+ j% s0 L虽然上面的步骤有点繁琐,但是为了保证芯片不被损坏,希望大家按照上面的步骤来操作。
6 {: I2 w/ _6 ]
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-2 18:23 , Processed in 0.093750 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表