找回密码
 注册
关于网站域名变更的通知
查看: 378|回复: 1
打印 上一主题 下一主题

转——FPGA仿真介绍

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-5-9 09:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
转——FPGA仿真介绍
7 y* m( O8 I% J$ @" z# F

5 l6 }7 s4 j  K3 a" J学习FPGA,被它的各种仿真弄的晕头转向。前仿真、后仿真、功能仿真、时序仿真、行为级仿真、RTL级仿真、综合后仿真、门级仿真、布局布线后仿真……好吧,反正我是晕了。
! W7 v5 q* [/ Z% t先说一下Quartus和Modelsim软件的仿真形式:
& L; P6 m& K: C# c) ^6 v6 TQuartus ii的两种仿真:1、功能仿真2、时序仿真;
% c1 N/ ~& G( b3 B! tQuartus ii调用Modelsim的两种仿真:1、RTL级仿真2、Gate-level仿真。  (RTL:Register Transfer Level)4 j) c+ ~7 l6 P& d8 c# J6 V7 p2 }

1 Q7 p( Z% W) [* l1 s; G( R1 {查阅了各种资料如下:
3 X: L3 Q# H7 {资料一:
* @% \+ M4 Y& a3 B1.当用quartus进行仿真时,分为功能仿真(Functional)和时序仿真(Timing)。
# }4 r& m6 Z8 `- [1 E: m2.当用Modelsim-Altera时,分为功能仿真(RTL)、综合后仿真(post-synthesis)和布局布线仿真(Gate-level)。其中,功能仿真又称为前仿真,布局布线仿真又称为后仿真。
& j# e  x- E2 h. t- Q+ M: u0 K, H注:此处的功能仿真(RTL)与1中的功能仿真(Functional)是不一样的,前者是HDL级仿真,后者是门级网表的功能仿真。
6 L) N* Y- e' n: K2 C; g(1)当在quartus中调用Modelsim-Altera进行RTL仿真时(前提是在第三方仿真工具中选择Modelsim-Altera),步骤如下:/ X* c; C  q0 o- O$ d( O4 [: _
a) 编写源文件和测试文件;
5 q& v& Q  z5 Xb) Assignment->setting->simulation->不选中run gate leve simulation.....,选中nativelink->添加测试文件,填写文件名;, X) b( @& i2 X# x& G
c) start analysis&elabration;
- k( _. h) O; `1 x4 j" S$ ?d) Tools->start RTL simulation;& [; d* w' t8 u  ?& T
(2)综合后仿真一般不做。
3 P% C% E: d" P/ H: V% X% @(3)当在quartus中调用Modelsim-Altera进行Gate-level仿真时(前提是在第三方仿真工具中选择Modelsim-Altera),步骤如下:6 i+ b  E2 Y6 {. q$ a/ ~7 [
a) 编写源文件和测试文件;
) n" b9 X5 r* h1 g) H' W. Rb)Assignment->setting->simulation->选中run gate leve simulation.....,选中nativelink->添加测试文件,填写文件名;
3 |' [) q* |" `4 lc)全编译;  Q$ n/ c5 W" f
评价:对于Assignment->setting->simulation->"run gate leve simulation automatically after comlilation"选不选中根本没必要说明,完全可以不用选中,需要在设置处把测试文件testbench添加就可以了(不添加的话到时候quartus调用出modelsim软件后需要手动添加编译,下面补充了)。如果你想RTL级仿真,那么对于quartus ii只需要进行分析综合就可以,然后点击Tools->Run EDA Simulation tool->Run RTL Simulation即可,软件会自动将源文件以及测试文件在modelsim软件里编译,仿真出波形。如果你想Gate-level级仿真,那么对于quartus ii需要对工程进行全编译,然后点击Tools->Run EDA Simulation tool->Run Gate-level Simulation即可,软件会自动将网表文件.vo(verilog输出文件)或.vho(VHDL输出文件)以及测试文件在modelsim软件里编译,并将标准延迟文件SDF(.sdo)添加到modelsim里面,仿真出波形。
. d; D5 Q; u2 g补充:顺便说一句,如果没有在Assignment->setting->simulation把测试文件testbench设置好的话,不论是在RTL还是Gate-level级仿真,调用出modelsim后Quartus只把.vo或.vho文件送到modelsim里编译了,然后都需要手动把testbench编译进去的,并且将在Run Gate-level Simulation仿真的时候,.sdo文件也需要手动添加,相对来说比较麻烦。7 O6 `4 N( ?) U9 E& y
资料二:
! S5 K" W& o* G2 O( PModelsim-Altera仿真一般分为功能仿真,前仿真(综合后仿真)与后仿真(时序仿真或布局布线后仿真)。
/ G4 S# o/ V- J       根据设计需要,编写完代码(Verilog hdl,Vhdl,system Verilog )后,首先进行功能仿真,验证所写代码是否能完成设计功能;前仿真又称为综合后仿真,即在QuartusII完成综合后,验证设计的功能;后仿真又称为时序仿真或布局布线后仿真,是加入延时后的仿真。对于编译时间较短的小规模设计,一般只进行功能仿真与后仿真。2 V! o) ?+ `8 y' I$ p- ^

$ u, i( ]$ M& V% ^- p, t% E资料三:7 O9 x$ U% a. k; A$ X
modelsim是专门进行仿真的软件,可以分别进行前仿真和后仿真。前仿真也称为功能仿真,主旨在于验证电路的功能是否符合设计要求,其特点是不考虑电路门延迟与线延迟,主要是验证电路与理想情况是否一致。可综合FPGA代码是用RTL级代码语言描述的,其输入为RTL级代码与testbench。后仿真也称为时序仿真或者布局布线后仿真,是指电路已经映射到特定的工艺环境以后,综合考虑电路的路径延迟与门延迟的影响,验证电路能否在一定时序条件下满足设计构想的过程,是否存在时序违规。其输入文件为从布局布线结果抽象出来的门级网表、testbench和扩展为sdo或sdf的标准时延文件。sdo、sdf的标准时延文件不仅包含门延迟,还包括实际布线延迟,能较好地反映芯片的实际工作情况。一般来说后仿真是必选的,检查设计时序与实际的FPGA运行情况是否一致,确保设计的可靠性和稳定性。
4 Y+ `3 H% K# H# f6 D0 Z' x% _) e# X3 C6 z# @, `$ Q* ^; w
资料四:, |& k- d9 C5 t# @2 }% y( p3 n% w
前仿真和后仿真的区别:前仿真就是指综合前的仿真,也就是行为级的仿真,如你在Modelsim直接写代码的仿真。后仿真指的是综合后的仿真,也就是功能仿真。比如你在Modelsim中用VHDL写了个计数器,行为级得仿真通过了,你把它加到quartus中或者其他的综合工具进行综合,综合完后生成功能网表,它把行为语言变成寄存器传送级语言,这时候你把它加到Modelsim中仿真叫后仿真,后仿真成功后,你还要在quartus中进行映射,布局布线,完后进行时序分析,生成时序网表,描述器件里门或者布线的延时,最后把延时网表和功能网表一起加到Modelsim中仿真叫门级仿真。5 o" @6 l$ L3 N9 s: n' |7 ]
门级仿真和时序仿真的区别:门级仿真是quartus生成的网表文件.vo。门级则不考虑互联延迟,二只考虑了器件的延迟。时序仿真是选择具体器件并布局布线后进行的包含定时关系的仿真,主要验证是否满足时间约束关系、延时、最大工作频率和消耗的资源等。时序仿真是需添加时延文件.sdo。: a/ u2 d0 J  z" G. l$ l
资料五:( z+ N  p0 Y* v1 r& V
       从广义上讲,仿真验证包括功能与时序仿真和电路验证。仿真是指使用设计软件包对已实现的设计进行完整测试,模拟实际物理环境下的工作情况。从仿真的层次上划分,主要分为:
: l  n3 ~/ D6 n: V       前仿真,也称为功能仿真或行为级仿真。是指仅对逻辑功能进行测试模拟,以了解其实现的功能是否满足原设计的要求,仿真过程没有加入时序信息,不涉及具体器件的硬件特性,如延时特性;
* o  t( K7 B- c/ f7 p* C$ q0 m  P4 o      后仿真,也称为布局布线后仿真或时序仿真。是指提取有关的器件延迟、连线延时等时序参数,并在此基础上进行的仿真,它是非常接近真实器件运行情况的仿真。 不同的工具和厂商还有一些其他的仿真过程,但大致属于这两类。
: P) y3 B" `, f1 n5 K       针对FPGA设计的流程,有3个阶段可以进行仿真:, J3 S: W, m  J( J) S
       第一阶段是寄存器传输级(RTL)仿真,此级仿真是对设计的语法和基本功能进行验证 (不含时序信息);3 C1 o  S; D; Z% Z0 |
       第二阶段是针对特定的FPGA厂家技术的仿真,此级仿真是在综合后、实现前而进行的功能级仿真,功能级仿真一般验证综合后是否可以得到设计者所需要的正确功能;, |+ [4 p% l/ Q6 S6 t& r
       第三阶段是门级仿真,此级仿真是针对实现后的门级时序进行仿真,门级仿真体现了由于布局布线而产生的实际延时。
9 T, D" X" o# P8 n资料六:. @1 h' \) K' v5 R' H& f- n
   前仿: 针对RTL代码的功能和性能仿真和验证。+ y& ~6 _$ y, g
    后仿: 1. pre-layout,这种是综合后仿真,主要是仿综合后的逻辑功能是否正确,综合时序约束是不是都正确。& U6 c7 \7 O' {/ C$ ?+ q2 V* \1 F
                2. post-layout,这种是布局布线后仿真,因为加入了线延迟信息,所以这一步的仿真和真正芯片的行为最接近,也是用于仿真芯片时序约束是否添加正确,布局布线后是否还满足时序。7 V* e/ O; M0 v6 L
资料七: 9 h6 Y1 Y7 @; Q3 R# [) H
         功能仿真对设计输入的功能进行仿真,考虑的是理想化的情况,没有门延迟,没有布线延迟。0 D- x9 Y' G! s5 x: K. \/ M* d
        综合的过程,将设计输入编译成由与、或、非门,RAM,触发器等基本逻辑单元组成的逻辑连接,即网表(Netlist),并输出edf、edn等标准格式的网表文件。综合后仿真把综合生成的标准延时文件反标注到综合仿真模型中去,可估计门延时对电路带来的影响。. F, D" N& r! h* M6 c- A( @% s, i) [
       实现与布线,根据所选芯片的型号,将综合输出的逻辑网表适配到具体的FPGA/cpld上。实现过程中最主要的过程是布局布线(Place and Route):布局将逻辑单元合理地适配到FPGA内部的固有硬件结构上;布线则根据布局的拓扑结构,利用FPGA内部的各种连线资源,合理正确地连接各个元件。时序仿真将布局布线的延时信息反标注到设计网表中进行仿真。此时的仿真延时文件信息最全,包含门延时和布线延时,所以布线后仿真最准确,能较好地反映芯片的实际工作情况。. b/ u: V. u  N* t8 |
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-2 17:00 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表