找回密码
 注册
关于网站域名变更的通知
查看: 381|回复: 1
打印 上一主题 下一主题

小小的学习FPGA建议

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-4-25 09:38 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
学习FPGA,一点小小的 建议或者总结分享。; P' \' Q. C( i0 t- w& T' h; ^: q

: L6 a1 b* Q1 \1 ]0 r语法层面搞懂阻塞和非阻塞语句,以及Verilog语言的时序描述方法,把自己想象成编译器,尝试去编译自己写的Module,不断总结自己设计的逻辑会综合出怎么样的电路。5 b# R6 r! e5 m1 ], U
! C. W) ]& k  r0 B* p5 z/ K
搞明白同步和异步,最后,一定要熟练地掌握状态机的设计。这是最初级也是最基本的要求。6 V% v* g; s& a! o4 T# {  |

) ?$ h* J+ q( G$ n% k2 m有人说语法太简单了,这是非常片面的说法,或者非常浅显的说法,虽然verilog类似C语言,但本质上区别很大。Verilog语言并不简单,尤其Module之间时序不能同步,本该同相的信号输出有相位差的时候,简直是非常糟糕麻烦的事情。
9 j, B8 j( i& ?
( k6 I1 u& Q9 A% s掌握自顶向下设计,复杂时序,同步和异步时序都有的应用。9 ^- v, D% z7 m+ p! J
7 T: J2 O* v7 V5 I
掌握IP核的应用,会配置IP核之后会发现新世界的大门正在被打开,这个时候FPGA真正的优势才体现出来了。
. Y# b9 h+ l; Y/ `! T7 F2 b# E$ u4 j7 q0 F+ p) U" g
能够了解掌握SOC,以上四个阶段都是在硬件底层,SOC是应用层的东西。& d5 I  K% i4 V& r+ {6 l0 O: A
! H% {+ K4 F0 y+ ]+ s7 F6 w9 @
总之,FPGA是不该被低估的东西,它可以干市面上所有mcu和大部分CPU干的事,有些甚至比专用芯片还干的好。当然了,唯一缺点就是功耗稍高。
9 q8 C8 M; H* ^! G5 C---------------------
, g/ G# N" h! E& m7 U& ]作者:ALIFPGA
& _6 D) F3 ^/ X& |9 ?# Z
- Y  {6 p4 x" v* J" ^" Q
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-31 18:44 , Processed in 0.125000 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表