EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
9 i i0 z$ @, ?3 S* X8 J$ h3 b& o
# G6 I' \7 d3 I1 S3 ^
在Altera SoC FPGA系统中,有两种不同的外设连接方式,一种是ARM 通过AXI总线连接的外设,(可以成为硬外设),另外有一种是通过FPGA连接的外设,7 v' d; E+ e/ { X" ]
在SoC FPGA中,通过FPGA连接的外设是通过LW HPS to FPGA Bridge连接的,整个系统如下图所示: 8 ?( K9 A8 o! \9 Y) }, D8 f4 d( l
7 ?( q8 J. n( P: q) {/ L. I6 l. r; H
如果要通过ARM驱动与FPGA相连的外设,需要经过以下几个步骤:0 c* b0 b5 j# E& [
1、初始化LW HPS to FPGA Bridge,目前Altera开发包提供了alt_bridge_init()函数,在函数中主要通过, D) {: H6 v* t9 P2 @8 R
以下几个步骤进行初始化:
2 r0 `6 s& R0 p1 R: `. pA)通过复位管理器RSTManager,对总线桥进行复位操作;
% c6 L) p9 J; A8 A% a: _B)通过时钟管理器进行使能桥的时钟配置;
- Z% n4 ]: P+ G1 w$ _" Q+ B& W4 ^/ A3 w$ W, w% B
2、对相应的周边设备地址进行复制,驱动相关外设,目前Altera开发包提供了相应的alt_write_word()函数,
) b& X# }& `2 l1 k: v8 G其中需要注意的是在QSYS中,与FPGA互连的外设地址是一个偏移地址,其基地址为LW HPS to FPGA Bridge的地址,
4 Z6 b, ^9 f, L0 W+ ]$ Y8 V9 x
1 s& j: ~- c5 B8 v& \ |