找回密码
 注册
关于网站域名变更的通知
查看: 266|回复: 1
打印 上一主题 下一主题

在FPGA上设计一个基于RISC的SoC CPU系统

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-4-23 13:44 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
[摘要]
我曾经羡慕CPU设计师,那些幸运的工程师可以使用昂贵的工具和晶圆厂。 现在,现场可编程门阵列使每个人都可以使用预处理器和集成系统设计。 这些天我设计了自己的片上系统,非常有趣。
20-50 MHz FPGA CPU非常适合许多嵌入式应用。 它们可以支持自定义指令和功能单元,并且可以重新配置以增强片上系统开发,测试,调试和调整。 当然,FPGA系统提供高集成度,短上市时间,低NRE成本,以及整个系统的简单现场更新。
FPGA CPU也可能为旧问题提供新的解决方案。  在自我测试期间,其FPGA被配置为CPU并运行测试。 之后,FPGA被重新配置为正常操作,作为硬连线信号处理数据路径。

# k- Y- ]- t$ `. A* K

在FPGA上设计一个基于RISC的SoC CPU系统.zip

1001.4 KB, 下载次数: 0, 下载积分: 威望 -5

该用户从未签到

2#
发表于 2019-4-23 17:26 | 只看该作者
thanks for sharing
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-31 07:44 , Processed in 0.125000 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表