找回密码
 注册
关于网站域名变更的通知
查看: 168|回复: 1
打印 上一主题 下一主题

转——FPGA学习之分频 

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-4-18 08:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
转——FPGA学习之分频
2 i- W- j& ~0 k
在FPGA学习过程中会遇到许多不同的时钟信号,要实现这些所需的时钟一般要经过时钟的分频与倍频,本文所实现的是时钟的分频,其中最常见的是奇数分频与偶数分频。程序中通过输入要实现的分频数N便可实现对应时钟的奇偶数分频,以下两图分别是N=6与N=7时的Modelsim仿真波形:
N=6
: S* ?/ r; q1 A+ {' v' W( P" P
N=7

/ K5 x, V# q) B+ Y+ |2 x
Verilog程序如下:
module Divider  (
                          clk,
                          rst_n,
                          clk1,
                          clk2,
                          clk_out
                           );
input clk;
input rst_n;
output clk_out;
output clk1;
output clk2;
wire clk_out;
reg clk1;
reg clk2;
reg [2:0] k1;
reg [2:0] k2;
parameter N=7; //要现实的N分频
always @(posedge clk,negedge rst_n)
begin
if(!rst_n)
   begin
            k1<=3'b0;
                   clk1<=1'b0;
          end
else
            if(k1<(N-1))
                     begin
                       k1<=k1+3'b1;
                             if(k1<(N-1)/2)
                                clk1<=1'b0;
                       else if (k1>=(N-1)/2)
                clk1<=1'b1;         
                     end
                    else
                       begin
                         clk1<=1'b0;   
                         k1<=3'b0;
                end
end
1 l0 f9 B: `: J1 A7 x& C, Y. n
always @(negedge clk,negedge rst_n)
begin
if(!rst_n)
   begin
            k2<=3'b0;
                   clk2<=1'b0;
          end
else
            if(k2<(N-1))
                     begin
                       k2<=k2+3'b1;
                             if(k2<(N-1)/2)
                                clk2<=1'b0;
                       else if (k2>=(N-1)/2)
                clk2<=1'b1;         
                     end
                    else
                       begin
                         clk2<=1'b0;   
                         k2<=3'b0;
                end
end  
assign clk_out=(N%2)? (clk1|clk2):clk1;
endmodule

+ k  [4 M  d' G  m( w5 G
游客,如果您要查看本帖隐藏内容请回复

( v2 i, n* W8 L7 x
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-30 21:43 , Processed in 0.125000 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表