找回密码
 注册
关于网站域名变更的通知
查看: 318|回复: 1
打印 上一主题 下一主题

转——【FPGA代码学习】1.1 openrisc初识 

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-4-11 10:52 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
转——【FPGA代码学习】1.1 openrisc初识
, W# ~7 p9 U2 K

7 E  g' {% Z6 Q# |. \2 r+ v$ ROpenRisc是OpenCores组织提供的基于GPL协议的开放源代码的RISC(精简指令集计算机)处理器。有人认为其性能介于ARM7和ARM9之间,适合一般的嵌入式系统使用。最重要的一点是OpenCores组织提供了大量的开放源代码IP核供研究人员使用,因此对于一般的开发单位具有很大的吸引力。
6 I+ N6 o% h* {  a8 {+ b/ TOpenRisc具有以下特点:
, D; ]5 z2 ]" n" B: F& I1.采用免费开放的32/64bit RISC/DSP架构。
" g: j% d. l5 F! A2.用Verilog HDL(硬件描述语言)实现了基于该RISC/DSP架构的RTL(寄存器传输级)描述。$ ~6 e) f- C6 v0 v4 @2 C3 J
3.具有完整的工具链,包括:开源的软件开发工具,C语言实现的cpu仿真模型,操作系统,以及软件应用所需的函数库。
+ g$ \% f( L: y! L& C+ g目前openrisc 1000有以下几个实现,OR1200, mor1kx,AltOr32, Or10,or1knd i5。仿真环境有OR1ksim和Jor1k
+ A* Y6 s7 c0 R8 p& q支持ecos、ucos、freertos、rtems和linux。
9 I* _3 F+ x4 p$ A有完整的GNU工具链,
- p+ ]' X& x* O) o) }代码https://github.com/openrisc  或者svn http://opencores.org/ocsvn/openrisc/
% a% `" J% x0 A+ t5 C2 p/ F1 H& b* `. A* k+ k( y+ Z" Z9 i
更多详情http://opencores.org/or1k/OR1K:Community_portal
( D. c* V6 G! x5 E$ Y, }9 ]* z: q4 \http://opencores.org/or1k/OR1200_OpenRISC_Processor
# G8 K% X  ]( Z8 U

该用户从未签到

2#
发表于 2019-4-11 15:40 | 只看该作者
很实用的网站
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-30 00:03 , Processed in 0.093750 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表