找回密码
 注册
关于网站域名变更的通知
查看: 594|回复: 1
打印 上一主题 下一主题

倍频电路

[复制链接]
  • TA的每日心情
    开心
    2019-11-20 15:00
  • 签到天数: 2 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2019-4-9 10:30 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x

    2 k$ q6 X- o. d- r. C
    经过前面的学习,相信大家已经掌握了软件的基本操作和设计的基本流程,接下来我们尝试利用FPGA的内部的电路延迟,来搭建一个倍频电路。
    倍频电路架构图:
    时序图:
    接着我们尝试使用Verilog HDL语音,把上述的倍频电路结构描述出来:
    4 M  ^$ A; N+ r% y: n5 c
    代码如下:
             
        代码写完之后,我们再新建一个VerilogHDL File,用作test bench(测试程序);
    & B6 {2 p$ k. p* R% |5 C( }+ n
    测试代码如下:
             
        全编译没问题通过之后,就可以进行仿真了:
    3 Z" S; L/ b( x( ^5 e
        选择Gate Level Simulation…(必须选择后仿);
             
        选择Run;
             
        由仿真图可得,out_clk的频率刚好是clk的两倍,占空比却不是50%,但已经达到了倍频的目的,所以本次试验是成功的。

    & _# J, L3 p! E  O( N0 N4 r

    该用户从未签到

    2#
    发表于 2019-4-9 15:16 | 只看该作者
    回帖一时爽
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-29 21:55 , Processed in 0.109375 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表