|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
Altera SOC FPGA起动步骤
1 T4 a, Y& n$ t! @# B' \) f! X我经过一年多的实践总结出Altera SOC FPGA起动步骤,对大家在以后实践中会有帮助。
$ i8 W s- T2 K7 c% V: d第1步:起动固化在内部的厂家ROM程序,根据起动引脚的配置,选择从哪里起动(QSPI,SD,NAND);
& p/ E$ B4 `7 y9 J d$ u第2步:加载Preloader程序到芯片内部的RAM缓存里运行,这一步很重要,有些重要的参数在这一步设置,比方说,IO口复用,DDR3参数等。, C) m- A8 S8 y) E+ _
第3步:由Preloader程序加载uboot到DDR3里运行。假如在第2步中,DDR3参数设置不正确,就会报Bad image with mismatched CRC校验错误,就没反应了。
& e! b2 \ ]+ ]) p第4步:uboot读取起动配置文件(uboot.scr),没有的话,就直接加载zImage。) @; l) B9 }. F: R8 A$ h
第5步:再加载设备树。
; l$ \8 Q3 D! [4 B2 d2 I6 N, ^/ N+ H4 o" x
|
|