找回密码
 注册
关于网站域名变更的通知
查看: 213|回复: 1
打印 上一主题 下一主题

 基于FPGA的SOPC的几个概念

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-3-26 09:37 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
基于FPGA的SOPC的几个概念
9 P, [# u, ~9 M5 Z

% H7 ]8 u$ d& T9 z, V# {9 L

1、SOC(System On Chip)


, l7 N, U6 O  U0 ^3 Y  b* {  i

a):片上系统,单片上集成系统级、多元化的大功能模块,构成一个能够处理各种信息的集成系统 b):集成了许多功能模块的微处理器核的单芯片电路系统。


# K1 I# T  P) w7 o

c):可以大大缩小系统所占的面积,提高系统的性能和健壮性。

2 y+ S1 O5 L3 n3 n$ e

d):已嵌入式系统为核心,集软硬于一体,并追求最高的集成度,是电子系统设计发展的必然趋势和最终目标。

6 f5 z% J9 W8 `8 N$ ^  E. x! a

e):由硬件和软件协同完成

# M4 j7 P* T8 {! K

2、SOPC(System On a Programmable Chip)


& j4 B; K) h1 }9 t+ Y

a):片上可编程系统,是Altera公司提出来的一种灵活的,高效的SOC解决方案,它将处理器、存储器(ROM、RAM等)、总线和总线控制器、IO口、DSP、锁相环等集成到一片FPGA中。它具有灵活的设计方式,可裁剪,可扩充,可升级,并具备软硬件在系统可编程功能。

9 N. ?" G3 m7 f6 B

3、IP核 (Intellectual Property核)

/ k" J  F8 B% v! p; V

a):IP即知识产权,SOC和SOPC在设计上都是以集成电路IP核为基础,集成电路IP经过预先设计、验证,符合产业界普遍认同的设计规范和设计标准,并具有相对独立并可以重复利用的电路模块或子系统,如CPU、运算器等

5 f* W2 ]6 E' d0 @0 O

b):集成电路IP模块具有知识含量高、占用芯片面积小、运行速度快、功耗低、可重用性等特点 c):美国Dataquest公司将半导体产业的IP定义为用于ASIC、ASSP和PLD等当中,并且是预先设计好的电路模块


, e. v' s( M8 {4 {! C

d):IP核模块有行为级(Behavior)、结构级(Structure)和物理级(Physical),对应描述功能的不同分为三类:


8 ?; h9 b8 u! f# @4 Z' \' v; U8 I

i.:软核(Soft IP Core):HDL文本形式提交用户,经过RTL级设计优化和功能验证,但其中不含具体的物理信息;也称虚拟组件(Virtual Compont,VC)

* Q2 E  N3 w# J- z, @. J+ M0 p

ii.:固核(Fire IP Core );介于软核和硬核之间,完成门级电路综合和时序仿真等设计环节,以门级网表的形式提交给用户


7 g/ G6 Q! L- D) }% {

iii.:硬核(Hard IP Core );基于半导体工艺的物理设计,已有固定的拓扑布局和具体工艺,并已经过工艺验证,具有可保证的性能


7 r0 }# j- L5 |. I1 H+ R8 J2 `
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-29 01:08 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表