找回密码
 注册
关于网站域名变更的通知
查看: 5803|回复: 7
打印 上一主题 下一主题

请教高手DDR2设计问题。。。

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2009-4-27 12:58 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我用4片micron533MHz 的MT47H128M16,看见DIMM设计都会在DQ,DQS前面串联22O电阻,BA,RES#,WE#...前面串联个3O或5O电阻
8 T9 ^- Y7 x  y- n5 k1、我使用分离器件,如果使用ODT,是不是DQ,DQS前面不用添加22O电阻,如果加电阻,是加在靠近DDR CONTROLER还是靠近DDR2 SDRAM,! \( [* A* Z5 a
2、4片MT47H128M16需共用BA,RES#,WE#,等信号,是不是最好串联一个3O电阻,然后分支,在3O电阻前走线接RTT匹配电阻。1 j6 R8 ~" Q5 g# {) v" R! a
请高手指导下我设计。。。谢谢~

该用户从未签到

2#
发表于 2009-4-27 16:08 | 只看该作者
感觉你的设计还没入门,主要是没分清你设计的东西的原理。
( ?# M% t. ~% Q7 {# `  k  \% @3 b: W$ k3 y, e
简单几个问题,你设计加串阻干什么?如果用ODT,那个器件支持ODT,那个不支持,还是都支持?, V! r7 v6 u' X4 N
你的RAM是什么拓扑结构,你分析过吗?不同的拓扑,不同的端接设计。

该用户从未签到

3#
 楼主| 发表于 2009-4-27 17:17 | 只看该作者
以前没有做过DDR2的设计,看别人的一些设计都是采用DIMM结构,我现在要直接用内存颗粒,连接方面就有些蒙了,
# X% G6 z! P+ t6 c2 o9 u我的DSP是飞思卡尔的MPC8640,和DDR器件都支持ODT,
5 a- Q3 U. F7 k$ p准备采用micron推荐的补偿结构,没有串联衰减电阻,BA,RES#,WE#...末端加上RTT的并联端接,DQ,DQS不需要端接。6 ]: X7 q2 M. H. R# {/ N7 h  W: G
现在就是BA,RES#,we#等需要同时驱动4块片子,我的端接改怎么连接啊,直接分支驱动,每块内存颗粒后面都并联端接,还是中途直接(或加1小电阻)分支,只端接一次。
7 ~9 d/ W  @8 M* y3 R- ^  W请大侠指导哈。。。

该用户从未签到

4#
 楼主| 发表于 2009-4-27 17:20 | 只看该作者
我的RAM是4块16位的RAM,并联成一个64位的RAM,地址驱动线相同

该用户从未签到

5#
发表于 2009-4-27 17:25 | 只看该作者
[quote][/quote]
" J3 ]( y2 x4 f$ U3 b现在就是BA,RES#,we#等需要同时驱动4块片子,我的端接改怎么连接啊,直接分支驱动:
# B1 s. s' ]3 @# C' k+ Aliqiangln:你的回答中,已经告诉我了:BA,RES#,WE#...末端加上RTT的并联端接, j8 k2 B' z$ ^1 f! A
就是你的设计是采用菊花链的结构,是可以的。不过看你的速率了,太高了,也不建议菊花链,可以采用T型的。/ Z! Z& O& i6 n7 H
DDR2如果想上1033M,必须T型,如果你就是533M,菊花链没问题。

该用户从未签到

6#
 楼主| 发表于 2009-4-27 18:48 | 只看该作者
版主,我采用T型结构,需要对每个分支分别进行阻抗匹配,$ W  Q7 x/ T; ~) ~7 J( H1 `
还是在分支节点进行阻抗匹配啊?

该用户从未签到

7#
发表于 2009-4-30 16:02 | 只看该作者
VTT做一次就可以,BA,RES#,we#串电阻后上拉到VTT再分成多路
7 h$ `( L  y' t. R+ _+ Q, G% Lplacement 的时候有两种方法:) _+ @/ w8 K, R3 P$ B8 f
1.CPU, BA,RES#,we#串电阻.VTT电阻,DDR
, W* A) _* T1 A  G- [3 v2.CPU, BA,RES#,we#串电阻和VTT电阻 top 和bottom 对贴. DDR
5 n  z* r/ r  EBA,RES#,we#------信号经串电阻后,上拉到VTT,然后一分二,分别走到两片DDR中间再自第二次一分二

该用户从未签到

8#
发表于 2009-4-30 16:08 | 只看该作者
https://www.eda365.com/viewthread.php?tid=20332&extra=
2 J4 R+ [6 V# b: O3 u$ J+ ~或在资源区找5 p9 V7 G# v: r" O# g- Q' S# ^
DDR layout guide
" {8 B) H8 m9 I' o# u1 ^3 ~' E$ C& T9 F) g0 e1 T
有我发的MPC DDR的layout guide
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-22 04:12 , Processed in 0.156250 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表