|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
平常接触的案子,HDMI的差分线对都是直接走Top层的,只要有按HDMI的基本PCB layout要求去做。基本上RE测试都是没有问题的。
9 G, G* h. R* o' n8 t6 X5 i% h3 ?5 H* R
但现在有一个新案子RE测试Fail,742.5MHz over 6dB。加了各种choke换了各种线,常规的方法都用了,最后也只是降了5dB. 我有看了PCB的layout,基本都没什么问题,HDMI的眼图也漂亮,除了HDMI的差分线对走线由于空间限制,是从Top层到第三层,再从第三层回到Top层。+ K+ b3 G/ \2 g+ j
2 w2 ? i2 {. n% M" B% n: [ Z请教各路大神:% U. f4 ~" ?4 p: {5 s: z, s1 J
2 |, ^( M8 R+ H s1 ?; R1.HDMI的差分线对走过孔对RE影响很大吗?若影响大,可是DDR,Sata, wifi PCIE这类高速差分信号线平常都是走两次过孔的,没见RE有什么问题……
: E: r! ^1 N2 v/ Y
* ^7 Q% `. E/ ?- A6 ~0 c2. 有哪位接触过的案件:HDMI的差分线对是有换层,RE测试,HDMI有under 5dB的? J4 _. j' V) Z' x+ P$ c9 E, F
9 C! c' U7 l& D8 x3 |4 i8 h) }( g7 V. F- A
非常感谢! |
|