找回密码
 注册
关于网站域名变更的通知
查看: 435|回复: 1
打印 上一主题 下一主题

几条单片机控制板的设计原则

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-1-12 06:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
几条单片机控制板的设计原则
6 r$ {1 A! E! Q0 j: R1 A  c0 }8 L4 }- z9 n! g) A/ k3 c5 ]/ |" \
3 b* n1 C" |  @$ @1 |
单片机控制板在设计过程中,如果你能够遵循下面的几个原则,老板一定为你点赞!
1 \  X7 M+ m# V9 J5 G" {5 J
+ s  W" A4 S& u8 I( o& s
(1) 在元器件的布局方面,应该把相互有关的元件尽量放得靠近一些,例如,时钟发生器、晶振、CPU的时钟输入端都易产生噪声,在放置的时候应把它们靠近些。对于那些易产生噪声的器件、小电流电路、大电流电路开关电路等,应尽量使其远离单片机的逻辑控制电路和存储电路(ROM、RAM),如果可能的话,可以将这些电路另外制成电路板,这样有利于抗干扰,提高电路工作的可靠性。
! _* }9 R: m4 N/ f" k9 _3 |$ W7 ?2 P3 [) S' F
(2) 尽量在关键元件,如ROM、RAM等芯片旁边安装去耦电容。实际上,印制电路板走线、引脚连线和接线等都可能含有较大的电感效应。大的电感可能会在Vcc 走线上引起严重的开关噪声尖峰。防止Vcc走线上开关噪声尖峰的唯一方法,是在Vcc与电源地之间安放一个0.1uF的电子去耦电容。如果电路板上使用的是表面贴装元件,可以用片状电容直接紧靠着元件,在Vcc引脚上固定。最好是使用瓷片电容,因为这种电容具有较低的静电损耗(ESL)和高频阻抗,另外这种电容温度和时间上的介质稳定性也很不错。尽量不要使用钽电容,因为在高频下,它的阻抗较高。
- Z- T+ Q9 a; r$ r3 M7 i( K6 w8 b/ L* P. V  q, U3 y: f! }
在安放去耦电容时需要注意以下几点9 n: S6 w& h8 |% q

5 T" B2 k9 z  ]$ m3 X在印制电路板的电源输入端跨接100uF左右的电解电容,如果体积允许的话,电容量大一些则更好。% o$ W$ g( g+ Q% s' z7 o

: {! F0 E: N1 F  D; K原则上每个集成电路芯片的旁边都需要放置一个0.01uF的瓷片电容,如果电路板的空隙太小而放置不下时,可以每10个芯片左右放置一个1~10的钽电容。
% m5 g! n3 v" Q2 W, B5 M0 O+ x7 `' X/ x; F* O4 K
对于抗干扰能力弱、关断时电流变化大的元件和RAM、ROM等存储元件,应该在电源线(Vcc)和地线之间接入去耦电容。
4 ?4 |7 i  U  Y" t6 @
' N2 m8 `# E& n; ~* I2 \4 N# f电容的引线不要太长,特别是高频旁路电容不能带引线。 / C+ z8 E- b+ [6 t5 B

! L& Q8 j# q* h" o  C. T(3) 在单片机控制系统中,地线的种类有很多,有系统地、屏蔽地、逻辑地、模拟地等,地线是否布局合理,将决定电路板的抗干扰能力。 8 ~+ M5 c$ G: r1 p1 g9 A

" U! g  ]4 @& ^; W* e; W. p2 w  I- M7 G在设计地线和接地点的时候应该考虑以下问题 0 K- p5 D' ~0 X" H( @2 ]" K9 W

# u8 n0 x+ j; I. @& G逻辑地和模拟地要分开布线,不能合用,将它们各自的地线分别与相应的电源地线相连。在设计时,模拟地线应尽量加粗,而且尽量加大引出端的接地面积。一般来讲,对于输入输出的模拟信号,与单片机电路之间最好通过光耦进行隔离。
0 u& b$ ~& @# W& @" w! u
3 H+ p5 k, A* a$ s% z在设计逻辑电路的印制电路版时,其地线应构成闭环形式,提高电路的抗干扰能力。
5 d6 ]7 L+ K2 {- `3 c2 U
, [" u/ x# Q4 M8 i地线应尽量的粗。如果地线很细的话,则地线电阻将会较大,造成接地电位随电流的变化而变化,致使信号电平不稳,导致电路的抗干扰能力下降。在布线空间允许的情况下,要保证主要地线的宽度至少在2~3mm以上,元件引脚上的接地线应该在1.5mm左右。
3 @" a# u+ A4 f: F) Y/ n  m  n; q* B0 V1 p% i6 W, G
要注意接地点的选择。当电路板上信号频率低于1MHz时,由于布线和元件之间的电磁感应影响很小,而接地电路形成的环流对干扰的影响较大,所以要采用一点接地,使其不形成回路。当电路板上信号频率高于10MHz时,由于布线的电感效应明显,地线阻抗变得很大,此时接地电路形成的环流就不再是主要的问题了。所以应采用多点接地,尽量降低地线阻抗。
+ \& z9 V) A1 Z, i; ~
3 v$ d1 {( Q+ F, \' N! g3 X; I) P电源线的布置除了要根据电流的大小尽量加粗走线宽度外,在布线时还应使电源线、地线的走线方向与数据线的走线方向一致,在布线工作的最后,用地线将电路板的底层没有走线的地方铺满,这些方法都有助于增强电路的抗干扰能力。 ( f9 ]) O( d6 _, m8 t
1 H* u* E, y5 d
数据线的宽度应尽可能地宽,以减小阻抗。数据线的宽度至少不小于0.3mm(12mil),如果采用0.46~0.5mm(18mil~20mil)则更为理想。
& ], O# p' ~% A
% n7 o& y( R/ z由于电路板的一个过孔会带来大约10pF的电容效应,这对于高频电路,将会引入太多的干扰,所以在布线的时候,应尽可能地减少过孔的数量。再有,过多的过孔也会造成电路板的机械强度降低。
# i/ Z  P) J# p. N- k2 b6 \+ L  V  Y* O

该用户从未签到

2#
发表于 2019-1-14 16:04 | 只看该作者
看看都有哪些原则
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-15 23:20 , Processed in 0.062500 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表