|
|
本帖最后由 net_king 于 2009-4-3 20:50 编辑
! H. Z) {+ ~* r f [! r* {$ B1.提供端口默认状态
. t7 _" Y; p" B( J( J' j6 W2.OC,OD门! T- W4 m! }! \1 y+ W5 M% V$ e
3.阻抗端接' o0 `0 p* c! z" h0 m- }
+ o6 L+ I0 G- |6 o& ^7 q! B
等长设置在pin pair之间设置比较合理,也就不包括了上拉引入的stub
: C8 ~( P8 L: s5 E- N- `forevercgh 发表于 2009-4-2 14:41 ![]() 3 z- \& f7 ^7 D2 {( O3 G- C2 o
其中# [, w, `4 |1 f0 |& P8 W! h
2.OC,OD门
: e4 @, J$ a/ J3.阻抗端接1 f6 w) ^& v& l6 |
这两个概念比较陌生!
6 g. `: W" l: C1 Y6 m3.阻抗端接 在pcb上,表现为什么呢?% z. A" ~8 u" t. {+ Y- x
谢谢!- C, j& S( r: L; Y+ I7 a3 i
FPGA的IO端口3 y2 }* U& s& k* K1 ?4 x; I6 s
这个说明也比较陌生!指的是rj45吗?还是pci-e?又或者ddr? 分别是3.3v,2.5v,1.5v. |
|