找回密码
 注册
关于网站域名变更的通知
查看: 403|回复: 1
打印 上一主题 下一主题

如何分配FPGA管脚

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2018-12-29 09:33 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
如何分配FPGA管脚$ O9 _& r. ?. R: y* g2 N

& l& c1 H) O4 ^. N, U4 `

在芯片的研发环节,FPGA 验证是其中的重要的组成部分,如何有效的利用 FPGA 的资源,管脚分配也是必须考虑的一个重要问题。一般较好的方法是在综合过程中通过时序的一些约束让对应的工具自动分配,但是从研发的时间段上来考虑这种方法往往是不可取的,RTL验证与验证板设计必须是同步进行的,在验证代码出来时验证的单板也必须设计完毕,也就是管脚的分配也必须在设计代码出来之前完成。所以,管脚的分配更多的将是依赖人,而非工具,这个时候就更需要考虑各方面的因素。 $ c' q$ C( w0 z

! B4 _+ c, \2 c4 P9 C: ~5 |8 X综合起来主要考虑以下的几个方面: & l8 G9 O7 x7 p8 D' C3 S" K) `

. ~. t/ }8 m" V' B9 t% }5 I! f  Q2 @1、 FPGA 所承载逻辑的信号流向。  B( {9 n$ O; e9 z0 P) s2 S

  L2 {# x7 ?, }! r% G* S* _IC 验证中所选用的 FPGA 一般逻辑容量都非常大,外部的管脚数量也相当的丰富,这个时候就必须考虑到PCB 设计时的布线的难度,如果管脚的分配不合理,那么有可能在PCB 设计时出现大量的交叉的信号线,这给布线带来很大的困难,甚至走不通,或者是即便是布线走通了,也有可能由于外部的延时过大而不满足时序方面的要求。所以在管脚分配前对 FPGA 工作的环境要相当的熟悉,要对其中的信号来自哪里去向何方非常的清楚,这就按照连线最短的原则将对应的信号分配到与外部器件连线最近的 BANK 中, z! S4 m9 i! T5 y, }  _( P
& A' F1 Z$ ]9 ?- {
2、 掌握 FPGA 内部 BANK 的分配的情况。
4 p! v4 R7 h! n9 B) k
. Q5 Y( z/ R# e& `6 c: U  @+ N现在 FPGA 内部都分成几个区域,每个区域中可用的 I/O 管脚数量各不相同。在 IC 验证中都是采用了ALTERA 与 XILINX系列的 FPGA ,这两个厂商的 FPGA中内部BANK的分配有一定的差异,这可以在设计中查阅相关的手册。下面与 ALTERA 中 Stratix II系列的 FPGA 内部 BANK 的分配为例来进行说明。
1 v" W) s( N" o. [8 M& B" T2 s+ Q- o6 S3 r3 Z9 n4 x
图中详细说明了 FPGA 内部 BANK 的分配情况和每个 BANK 中所支持的 I/O 标准。根据 FPGA 中内部BANK 的分配的情况,同时结合图 1 中信号的流向也就可以大体固定

FPGA 在单板中的方向,同时按照就近的原则将相关的信号分配到相关的 BANK 中,这样的方法可以完成一般信号的分配。
' e1 Y! V+ \2 m1 D& q% G, _' X# D1 z# C) e5 T. i% P3 g, R
3、 掌握所选 FPGA 每个 BANK 所支持的 I/O 标准。
& u  O) I7 e) P5 V: [: K8 B' L; y% @% I7 V
从图 2 中可以看出 FPGA 内部的每个 BANK 所支持的 I/O 的标准不尽相同,所以管脚的分配时要将支持相同标准的管脚都集中到一个 BANK 中,因为 FPGA 中同一个BANK一般不同时支持两种 I/O 标准,当然也有例外,这就需要查阅相关 I/O 标准所要求的工作条件。; K  o: d2 }7 Y3 n: x

  L. J" s9 i) Q1 `2 {/ M' b* \
) o3 Y- d$ I. Z4、 关注特殊信号的管脚的分配  @& Z8 ?  N# E# b, c
2 v1 L4 }1 g* X  j7 O2 W1 r8 A
这里的特殊信号主要是指时钟信号与复位信号,或者是一些要求驱动能力较高的信号。时钟信号一般都是要求分配到全局的时钟管脚,这样获得的时间的延迟将是最小的,驱动也最强。复位信号因为要求同步性好驱动的能力强,所以一般的情况下也会从全局的时钟管脚送入。 在分配时钟时,根据时钟的多少分配的策略差别很大,也需要重点关注,这需要查阅相应的手册看哪些时钟分别能到达哪些区域,一般的时钟都是差分时钟,这个时候如果所用的不是差分时钟就需要注意 P 端与 N 端一般不能同时分配给不同的时钟信号。如下图所示 XILINX 系列的 FPGA 中成对的时钟如果是同时采用那么就不能同时到达相同的区域,因为到达相同区域的时钟线只有一根。

所以在时钟较少时最好成对的P和S不要同时使用,而是只是选择P或者是N这样就不会出现冲突的情况。
7 U, J, u/ z9 m2 J& d; v) g# |. _9 }* `' x; h0 ?1 J
5、 兼顾信号完整性的考虑。 . p. j; q# X& L' A5 L" q
8 H9 O9 `7 c# r( D+ }
由于在分配中常常会出现总线分配的情况,同时大量的总线又有可能常常是同时翻转,这样就会带来了一系列信号完整性的问题,所以在管脚分配时大量同时翻转的信号尽量分开。


( x$ r1 {: [  X/ R
3 x4 x/ E1 k% ?+ R2 [5 j9 I

该用户从未签到

2#
发表于 2018-12-29 14:44 | 只看该作者
正好需要,看看
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-25 22:03 , Processed in 0.125000 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表