|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
基于FPGA的可解析、过滤进出数据包的防火墙系统1 F! l% v- }/ v n5 t
( ^2 V u7 ]8 B# [4 Y# O- R: R& H项目背景及可行性分析
/ k# Z# ?* v" ^, s基于FPGA的防火墙系统设计。基于FPGA平台,设计一个具有防火墙功能的系统,具备对进出网络数据包解析、过滤等功能。目前正处于总体设计与论证阶段。
: O9 |) o6 _5 f5 | 8 l# ^8 f4 E" O. R$ l2 X
项目关键技术及创新点的论述;
: s0 N$ c1 z+ z0 P# i+ L$ J/ M - H4 a7 {3 S7 {
关键技术有并行运算,状态检测,CAM,规则匹配,及PowerPC嵌入式系统。本项目的创新点是将传统的软件防火墙系统移植到硬件平台,充分利用FPGA的优势,软硬件相结合,提高处理速度和性能。2 |, A/ S' t0 u0 y. c; S
# c7 z, d- T' P' U技术成熟性和可靠性论述:
0 G! Q7 [7 c+ `9 N' x+ t
* Q1 L/ [, D1 \( n Q$ S" C& A% D9 M3 l7 i
+ p. j$ b# z% S6 p
V7 c/ ]% n1 }. ]5 H4 ? p! }- Z |
|