|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
Tektronix高速信号互连测试和验证解决方案
! i r& Z& }4 d0 O7 R: o5 H/ T! r 在高速串行数据技术的推动下,性能指标日新月异: Y8 U" y* q0 j
TDR高速串行互连测试和验证
; X, L- R0 e' \2 E+ V4 O – TDR的原理和应用; D% S" r- ^2 N- d4 A
– TDR在信号完整性SI(Signal Integrity)中的应用4 u, s5 ^& {9 m. \
泰克公司TDR测试解决方案+ h' u- F( Q% o9 O; O5 Z' C
泰克串行数据链路测试解决方案
, _% s) G6 X( D" r7 l: | 阻抗和信号完整性问题 计算机、通信系统、视频系统和网络系统等领域的数字系统开发人员正面临着越来越快的时钟频率和数据速率,随之,信号完整性变得越来越重要。在当前的高工作速率下,影响信号上升时间、脉宽、时序、抖动或噪声内容的任何事物都会影响整个系统的性能和可靠性。为保证信号完整性,必须了解和控制信号经过的传输环境的阻抗。阻抗不匹配和不连续会导致反射,增加系统噪声和抖动,在整体上降低信号的质量。 @3 o1 \& B7 W) W
# f0 ~* e, u T& ^' U 阻抗控制是当前许多数字系统、元器件规范的一部分,如USB2.0,Firewire(IEEE 1394),PCI Express,Infiniband,Serial ATA,XAUI等规范。业内已经普遍使用仿真工具设计高速电路,仿真加快了设计周期,最大限度地减少了错误数量。但是仿真之后,必须进行工程验证来检验仿真设计,这其中就包括阻抗测量。( Y5 R; w2 e; f& R9 e
, n" R; d/ l3 J! i% v [$ d% C
9 j# `7 F4 z$ G0 t+ ~3 D" x4 N6 s |
|