找回密码
 注册
关于网站域名变更的通知
查看: 630|回复: 6
打印 上一主题 下一主题

射频电路的电源电路该如何设计?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2018-8-30 11:07 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
射频电路的电源电路该如何设计?
    (1)电源线是EMI 出入电路的重要途径。通过电源线,外界的干扰可以传入内部电路,影响RF电路指标。为了减少电磁辐射和耦合,要求DC-DC模块的一次侧、二次侧、负载侧环路面积最小。电源电路不管形式有多复杂,其大电流环路都要尽可能小。电源线和地线总是要很近放置。
    (2)如果电路中使用了开关电源,开关电源的外围器件布局要符合各功率回流路径最短的原则。滤波电容要靠近开关电源相关引脚。 使用共模电感,靠近开关电源模块。
     (3)单板上长距离的电源线不能同时接近或穿过级联放大器(增益大于45dB)的输出和输入端附近。避免电源线成为RF信号传输途径,可能引起自激或降低扇区隔离度。长距离电源线的两端都需要加上高频滤波电容,甚至中间也加高频滤波电容。
游客,如果您要查看本帖隐藏内容请回复

9 W  ~$ y# k; \) c5 W. e9 O! r$ t# a

该用户从未签到

2#
发表于 2018-12-26 10:02 | 只看该作者
本帖最后由 funeng3688 于 2018-12-26 10:10 编辑 0 }; Z) o, [$ w/ x; v" {
. g# ?( _) ]: q* c% y. n0 G3 D/ X% I
很好的内容!& Z/ p+ b% Q1 y$ M/ V( ~
层叠结构方面,在射频区域不需要电源平面,只布电源线。0 c; m; d; m9 Z
理由是,电源无论如何干净,总是有噪声的,这种噪声不能耦合入LNA,否则接收灵敏度会出问题。+ Y. S, P: U1 ]+ R: r. @' ?( U+ x
电源噪声也不能进入PLL电路,产生相噪,导致EVM超标。" a! P# L  O% [/ G: U. X- P$ g9 F

该用户从未签到

5#
发表于 2019-1-10 16:00 | 只看该作者
4 f# h- {6 g- v  K) A; z
9 `/ A6 J+ A7 @7 O  v" I4 g1 x0 l2 }
4 G# v" U6 ~: c
' C" Q6 `2 C0 g( B

8 F  H( y8 @+ H; g2 W* ?/ P$ o
' R# j9 i( q' y3 I. l" {: ]
# u7 @; [. `$ s; p* r: ?
5 I/ k/ r" k) J) s9 O; Z3 f% S" F* X4 `$ I+ U& @0 |. _
( _. ^8 S( d8 U$ M( F

1 d/ k! G% h2 y  W4 Z5 c2 ]3 a' K8 O0 j% i

! |# {) M$ e2 Z. D4 q" y  O' E6 r  I5 \/ J! A
- @3 t2 g& Z: v! H) q5 z* ]/ l
4 R: {0 Q0 o) ?/ Q; P
66666666666666666
, g4 A) d5 ]- R. `( T. T

该用户从未签到

7#
发表于 2019-1-12 20:23 | 只看该作者
从工程经验来说:考虑到电源线一般比较长,途径的器件多。2 v  C! P# l3 w

$ {: I% J& `4 F1、Vcc星型拓扑的主节点处最好放置一个大容量的电容器,如2.2μF。有条件时,同时要加上10nf和对应频率的小电容,
$ P' V# |+ D- G* E+ o2 N在电源接芯片管脚处一定要再加上一个高频小电容,至少要一个。一般电源线两端的电容组合是 【2.2uF+10nF(+10pF5 y2 x( N% |* \2 C; c
),10pF(+10nF)】7 E  f% ^' C. r: D/ \
2、考虑到电容的容值精度误差之类的,尽量要远离而不属于接近SRF。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-9 09:30 , Processed in 0.078125 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表