找回密码
 注册
关于网站域名变更的通知
查看: 2024|回复: 13
打印 上一主题 下一主题

阻焊层与孔

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2009-2-25 10:01 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 skyzeng 于 2009-2-25 10:04 编辑
! U1 v" B( w$ l4 ?5 `
  a  D4 r0 s6 G# P5 E; ?, B各位看看,这些是DRC报错,而这些圆在阻焊层,不知道怎么修改这些错误,谢谢了。
7 T" T# v1 \: e8 g- O! g" _$ D3 ^Violation         Pad U4-2(468.918mil,-186.041mil)  MultiLayer  Actual Hole Size = 0mil. u% A7 i6 a) V: Y% D' {" A

# m: g  ~' @" i. X( E; Z

该用户从未签到

2#
发表于 2009-2-25 10:10 | 只看该作者
可能是你只是给了孔的焊盘没有设置孔径

该用户从未签到

3#
 楼主| 发表于 2009-2-25 10:16 | 只看该作者
本帖最后由 skyzeng 于 2009-2-25 10:44 编辑 , ]8 K" ^, f! j: A; ?
/ V% [" t9 S: p2 m# C9 d0 E2 c5 m
问题是:这些都在阻焊层,我怎么点也点不属性对话框,没法设置孔径啊(封装与PCB板里都点不属性对话框)。

该用户从未签到

4#
 楼主| 发表于 2009-2-25 12:14 | 只看该作者
版主,我的问题能不能帮我解决一下,比较急。谢谢了。

该用户从未签到

5#
发表于 2009-2-25 13:45 | 只看该作者
有没有在阻焊盘去点击呢?3 x7 q+ [' s7 L, c7 N7 F' n
另外这些圆为什么在阻焊层啊?是元件焊盘么

该用户从未签到

6#
 楼主| 发表于 2009-2-25 14:13 | 只看该作者
5# edalulu0201 ( `. e2 s0 V1 @0 u
各位看看是怎么会事

新建文件夹.rar

301.69 KB, 下载次数: 25, 下载积分: 威望 -5

该用户从未签到

7#
 楼主| 发表于 2009-2-25 14:17 | 只看该作者
各位看看有那些不对,除了7 U/ ^9 ]; d8 A. E5 F6 u
Processing Rule : Clearance Constraint (Gap=6mil) (On the board ),(On the board )
, o1 @* S: g* N   Violation between Pad U4-38(458.682mil,-186.041mil)  MultiLayer and. M+ G; b' n0 i. D
                     Pad U4-26(460.42mil,-174.78mil)  Bottom* a; r: ~) V9 U& d  k" M
   Violation between Pad CN1-6(112.63mil,-224.409mil)  MultiLayer and, `6 p& _0 n* V8 V- s
                     Arc (88.583mil,-277.895mil)  KeepOutLayer
1 d2 x) s6 B5 W2 p, p( f# c# N8 U   Violation between Pad CN1-5(112.63mil,224.409mil)  MultiLayer and+ B  R  p  v0 A
                     Arc (88.583mil,277.238mil)  KeepOutLayer
/ I5 r2 T% F6 P, c# u$ p这三个外,请检查别的地方有没有不足之处,与上述所讲问题应怎么处理。谢谢各位。
头像被屏蔽

该用户从未签到

8#
发表于 2009-2-25 15:40 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽

该用户从未签到

9#
发表于 2009-2-25 16:09 | 只看该作者
是楼主的帮定IC封装绘制不规范造成的

该用户从未签到

10#
发表于 2009-2-25 16:10 | 只看该作者
本帖最后由 coolzerong 于 2009-2-25 16:19 编辑 ' L' d7 I/ f$ `7 L0 w3 z

; F) Y2 F4 ~8 J! {封装库里的CBM4080W这个封装有问题吧:有些PAD的Hole Size都为0了,这些PAD的形状不统一(圆的也有,方的也有),还好有Solder层扩展4mil,要不然就看不见了,可以用全局编辑下,COB封装做出这样有待提高啊!!这是DRC错误的主要原因。
4 [: w" }% ~  f! ~把Rules里的Manufacturing栏里的Hole Size....改为最小0mil。
/ f) g0 l7 w$ i; F, P* T1 x其他两个错误:这两个PAD部分在keepout外面了,如果机械结构一定的话,可以不用管它。
/ A* q  q5 v4 ?6 r楼主比我当时好一点,刚学的时候不知道有DRC,画完就直接发出去了,搞的断了几根线都不知道,最后还是做板厂打电话过来。! v( j( L# ?3 U
DRC错误方面就这些,至于其他布局布线方面还请高手解答!!!

该用户从未签到

11#
发表于 2009-2-25 16:24 | 只看该作者
6 L* }: D+ Q+ a  {* g! @  f
你这是什么封装吗?原文件是99SE么,还是什么转的?在元件库里面都不好改。! E+ S7 g: @' {5 S2 J
你这里面周边的焊盘要用么?

该用户从未签到

12#
 楼主| 发表于 2009-2-25 19:38 | 只看该作者
它是一个邦定封装,封装不是我做的,是从PADS里转过来的,现在主要问题是如何去掉这个孔为0mail的DRC错误,不会修改,不想把Rules里的Manufacturing栏里的Hole Size....改为最小0mil

该用户从未签到

13#
发表于 2009-2-26 08:17 | 只看该作者
那你可以把这个封装重新做一下,我相信PADS里的绑定封装应该不是这样的吧。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-24 19:04 , Processed in 0.125000 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表