找回密码
 注册
关于网站域名变更的通知
查看: 846|回复: 3
打印 上一主题 下一主题

为什么地一定要完整性

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2009-2-15 21:03 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 jimmy 于 2009-2-16 13:46 编辑 2 D, W, s- a% Z# }' [) M: c
9 K. S  P8 D/ W/ M; B. i
为什么地一定要完整性??

该用户从未签到

2#
发表于 2009-2-16 11:08 | 只看该作者
随着信息宽带化和高速化的发展,以前的低速PCB已完全不能满足日益增长信息化发展的需要,人们对通信需求的不断提高,要求信号的传输和处理的速度越来越快,相应的高速PCB的应用也越来越广,设计也越来越复杂。高速电路有两个方面的含义,一是频率高,通常认为数字电路的频率达到或是超过45MHZ至50MHZ,而且工作在这个频率之上的电路已经占到了整个系统的三分之一,就称为高速电路;二是从信号的上升与下降时间考虑,当信号的上升时小于6倍信号传输延时时即认为信号是高速信号,此时考虑的与信号的具体频率无关.高速PCB的出现将对硬件人员提出更高的要求,仅仅依靠自己的经验去布线,会顾此失彼,造成研发周期过长,浪费财力物力,生产出来的产品不稳定。
8 X- ^7 [3 f# `# n! ^高速电路设计在现代电路设计中所占的比例越来越大,设计难度也越来越高,它的解决不仅需要高速器件,更需要设计者的智慧和仔细的工作,必须认真研究分析具体情况,解决存在的高速电路问题.一般说来主要包括三方面的设计:信号完整性设计、电磁兼容设计、电源完整性设计.

该用户从未签到

3#
发表于 2009-2-16 13:08 | 只看该作者
简单的说:
4 S9 R2 ^. V2 \, M1 P
4 N5 V1 R0 w" ^2 i6 `" r1 C$ \就是利用GND平面层的完整性为信号提供屏蔽保护。& v5 i) X2 r0 A& q% r
提供最短的回流路径。! Z" B5 f( w. ?% J

/ o# U, Z/ d) n/ W* Y5 _- \$ f如顶层是模拟电路,底层是数字电路,通过GND平面层进行屏蔽。

该用户从未签到

4#
 楼主| 发表于 2009-2-18 10:26 | 只看该作者
谢谢楼上的。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-26 19:48 , Processed in 0.156250 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表