找回密码
 注册
查看: 667|回复: 3
打印 上一主题 下一主题

[仿真讨论] 接收端芯片前面串联电阻抑制回沟是什么原理

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2018-6-14 00:26 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
书籍上一般都是通过源端串联33欧姆(发射端内阻17欧姆左右加上串联的33欧姆等于50欧姆,与传输线阻抗匹配),或者接收端并联50欧姆(接收端阻抗一般很大,并联50欧姆后接收端阻抗约为50欧姆,)来抑制回沟。但是仿真中,经常在接收端串联100到500欧姆之间的电阻,消除回沟,请问这个原理是啥?
& {" `8 j: H* p% L0 X

该用户从未签到

2#
发表于 2018-6-14 14:58 | 只看该作者
传输线原理   反射

点评

假设接收端前面串联200欧姆的电阻,传输线阻抗是50欧姆,根据反射原理,反射系数是(200-50)/(200+50)=0.6,反射应该很大啊,应该是处于失配状态啊。  详情 回复 发表于 2018-6-14 21:24

该用户从未签到

3#
 楼主| 发表于 2018-6-14 21:24 | 只看该作者
bingshuihuo 发表于 2018-6-14 14:58
# k& h/ }7 ]" K* T0 k2 ]" \6 y传输线原理   反射

/ R! U% q2 R: |$ w* I5 ]  S9 k! h假设接收端前面串联200欧姆的电阻,传输线阻抗是50欧姆,根据反射原理,反射系数是(200-50)/(200+50)=0.6,反射应该很大啊,应该是处于失配状态啊。
! V# l6 P/ _8 U9 K# Q: n

该用户从未签到

4#
发表于 2018-9-13 16:23 | 只看该作者
接收端串联电阻,一般用于一驱多的拓扑下。一驱一的场景下,只需要源端串联匹配就好了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-5-29 10:17 , Processed in 0.078125 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表