找回密码
 注册
关于网站域名变更的通知
查看: 380|回复: 0
打印 上一主题 下一主题

Cadence16.X中Verilog file如何支持Pspice仿真

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2018-6-3 10:39 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
目的:设计了一个驱动控制电路(包含了触发逻辑功能,较复杂),打算用cadence-Pspice仿真;: h7 Q1 I1 S4 ~4 r
方法:驱动和实现通过分立器件(电阻、电容、电感、MOS管、隔离驱动IC等搭建),逻辑触发功能打算通过编写的Verilog代码去实现(如果用数字电路的话,太复杂了);! {' X: A1 F6 t' ?' k3 S  b

" D) F; c- S! G) _/ a& I7 L
3 h1 p4 A8 {( }! t( p( f& t; ]4 h
目前问题:不知道如何通过Cadence新建的Verilog file,实现生成.lib库文件(.olb符号库文件已经会生成了);! k7 Y# P! D4 w: G

7 A* H7 J# q, |# y

8 @/ j! a9 J2 {其他问题:基于Cadence这类硬件仿真的电路,有其他较为简单的方法去实现Verilog(或VHDL、或C/C++等)与硬件电路的联合仿真吗?1 R1 B8 y% j, }3 \
+ C0 M) ^  ?9 s. v3 @/ G* D" F3 g0 Y
) q/ O2 M! U" q6 D8 T4 ^
当然也有比较强力的办法:自己已经知道触发逻辑的功能,按照IBIS、Pspice的规范,自己编写相关的模型,这个办法肯定是可以的,不过难度挺高。7 O4 V" r% I/ e2 ]# M' g# r$ u
8 r2 c5 r3 r+ |4 H- r

4 w7 N, u; y5 v% K2 V0 a6 z求大神指导指导,谢谢。0 o( w: f- e. }' A+ B
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-9-1 01:50 , Processed in 0.125000 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表