找回密码
 注册
查看: 359|回复: 0
打印 上一主题 下一主题

Cadence16.X中Verilog file如何支持Pspice仿真

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2018-6-3 10:39 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
目的:设计了一个驱动控制电路(包含了触发逻辑功能,较复杂),打算用cadence-Pspice仿真;; W! T: K7 s: z' ?$ U/ r2 u
方法:驱动和实现通过分立器件(电阻、电容、电感、MOS管、隔离驱动IC等搭建),逻辑触发功能打算通过编写的Verilog代码去实现(如果用数字电路的话,太复杂了);
  [5 g& y7 Q! |/ i" O# Q
+ W4 X# o, y  _6 H" d

2 m; r5 F7 C2 p5 w, @" a目前问题:不知道如何通过Cadence新建的Verilog file,实现生成.lib库文件(.olb符号库文件已经会生成了);* @- R2 @$ F7 d" j0 c! x
# ]# |) T6 a# u4 T% X! a' u
7 m8 K% t  x6 ~# @1 P$ ]
其他问题:基于Cadence这类硬件仿真的电路,有其他较为简单的方法去实现Verilog(或VHDL、或C/C++等)与硬件电路的联合仿真吗?3 D* Z' n# q& S2 z' x

- p; e) I! H: t9 R. ]6 x! i! j4 [

9 m7 g. `+ V! o" \2 I当然也有比较强力的办法:自己已经知道触发逻辑的功能,按照IBIS、Pspice的规范,自己编写相关的模型,这个办法肯定是可以的,不过难度挺高。
& Y1 {& a2 C# L7 M" S8 B9 F
6 P! r& H  t! L) h
7 P  m$ S8 O% A2 n$ {( n9 D
求大神指导指导,谢谢。
$ {1 I* n: ]! I* X# p7 R0 o& r+ \* q& K
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-3 01:21 , Processed in 0.062500 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表