找回密码
 注册
查看: 355|回复: 0
打印 上一主题 下一主题

Cadence16.X中Verilog file如何支持Pspice仿真

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2018-6-3 10:39 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
目的:设计了一个驱动控制电路(包含了触发逻辑功能,较复杂),打算用cadence-Pspice仿真;
9 M3 Z6 y" l; l# @方法:驱动和实现通过分立器件(电阻、电容、电感、MOS管、隔离驱动IC等搭建),逻辑触发功能打算通过编写的Verilog代码去实现(如果用数字电路的话,太复杂了);
6 S+ K1 e; D1 V( q8 o1 s) p, T% B% n% s% c* U

% f) Q" ?2 Q" j1 }" {目前问题:不知道如何通过Cadence新建的Verilog file,实现生成.lib库文件(.olb符号库文件已经会生成了);
) @$ }8 p! ^6 `9 K/ o8 Z. ?, N/ M2 @- X$ E3 A# o: w5 l- j
) l& T6 _  v% l) u
其他问题:基于Cadence这类硬件仿真的电路,有其他较为简单的方法去实现Verilog(或VHDL、或C/C++等)与硬件电路的联合仿真吗?
2 N  \1 O1 s: K: w* j/ f$ R; W0 N" L2 I
9 N& Z; ?# ?1 C$ X3 E
0 V2 J' X- f8 y; f  q/ J; ~; {* ^
当然也有比较强力的办法:自己已经知道触发逻辑的功能,按照IBIS、Pspice的规范,自己编写相关的模型,这个办法肯定是可以的,不过难度挺高。
! N' N  i. g: ^* q" c' C, D
$ z$ b; Q, B# }) }6 q3 b

  ~, F  [" h( ^: q/ o$ K求大神指导指导,谢谢。! u& u( I, t1 F7 L3 R" n4 _5 B
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-5-29 12:14 , Processed in 0.078125 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表