|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
大规模芯片都集成了很多功能模块,但是在实际的电路设计中不可能把芯片所有的功能模块(或者说接口)全部用上,因此总会有或多或少的管脚会“用不上”,那这些未用的管脚一般怎么处理呢?7 z* m1 K! b- R
管脚一般大致分为如下几类:
& G" t G. x/ X3 d1)input 输入;
, K2 u* q6 K- K: _4 p$ Y: H2)output 输出;
, B' T$ ?4 Q/ Y: g0 Z9 S t3)Bidirectional 输入/输出
) z3 \ G6 U# |, }8 u3 X( b! ?4)power 电源地; q$ z4 V+ j" h" M) f; Q! i
1 k; o! s, f/ E7 q
, v, u# d- j0 z# @于输出管脚Output pin,除非芯片有特殊说明和要求之外,都是可以直接悬空处理的;
; X1 W/ W: ?2 v0 z) P* I) t既是输出又是输入的Bidirectional,一般这一类管脚通常就当做输出管脚来看待即可;( v' B! n( e# r" j
input 对照器件手册里说明的设置:) u/ W) q h0 p: u
1)时钟输入类功能的管脚,不用时直接接地处理或者通过一个下拉电阻接地,防止管脚受到干扰影响芯片正常运行;
% |* F* x/ y: d* Y# U/ ~2)一些使能控制类的管脚,如果不使用,最好上下拉到一个固定的功能触发电平,让管脚有一个稳定的参考电平输入;9 S# N" X6 \; G: w+ L2 I
3)对于硬件配置类功能的管脚,不用时也需要固定为高电平或者低电平,当然大多数的芯片内部一般都有默认的上下拉匹配,也可以选择悬空处理,但是如果是比较敏感的信号的话,外部一个强制的上下拉会可靠很多;
3 W( L( Y6 K/ Q: N# |5 j: F4)对个别管脚在不确定的情况下,最好把上下拉电阻都预留,调试的时候可以根据实际表现来选择是上拉还是下拉;* V* Q5 x' b+ _# g# ^
& O6 S) y Q4 a/ X$ l/ c* t" y T9 {) h( l* ^$ D) Z! J$ f+ V
各位大神们 ,这样是不是就比较全面?还有什么需要注意的吗?" }. g7 w0 F0 H$ {8 O; g& K' C* t9 u( E# \
|
|