|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
大规模芯片都集成了很多功能模块,但是在实际的电路设计中不可能把芯片所有的功能模块(或者说接口)全部用上,因此总会有或多或少的管脚会“用不上”,那这些未用的管脚一般怎么处理呢?% K4 Q0 e1 @, h. b
管脚一般大致分为如下几类:
& O0 w$ k, p6 \6 I, U8 |: B1)input 输入;+ A: f7 m" k6 C+ R' A3 F
2)output 输出;* ^) ?+ k6 U" c6 Y7 K
3)Bidirectional 输入/输出
: t& E, U! M$ g4)power 电源地
$ L, [1 z Y7 B) }0 \+ t2 n' A8 J2 X9 z3 h" @
6 p& A/ _+ q+ ^# G; V! Y( v5 X" V2 a于输出管脚Output pin,除非芯片有特殊说明和要求之外,都是可以直接悬空处理的;
) P, ]; f+ E- N* {7 x( i既是输出又是输入的Bidirectional,一般这一类管脚通常就当做输出管脚来看待即可;
0 K8 y$ G* p4 R7 s* u) V- K* j# jinput 对照器件手册里说明的设置:
& E3 q- }& ^- u. A3 S: y/ U1)时钟输入类功能的管脚,不用时直接接地处理或者通过一个下拉电阻接地,防止管脚受到干扰影响芯片正常运行;9 O& b1 G/ e% n* J) k/ e; P
2)一些使能控制类的管脚,如果不使用,最好上下拉到一个固定的功能触发电平,让管脚有一个稳定的参考电平输入;
( w& `' G8 b1 G0 h9 j3)对于硬件配置类功能的管脚,不用时也需要固定为高电平或者低电平,当然大多数的芯片内部一般都有默认的上下拉匹配,也可以选择悬空处理,但是如果是比较敏感的信号的话,外部一个强制的上下拉会可靠很多;' Y& b& G5 c: x! @/ U
4)对个别管脚在不确定的情况下,最好把上下拉电阻都预留,调试的时候可以根据实际表现来选择是上拉还是下拉;
5 G: n8 [& ^# g
5 _1 Q( r. `/ L7 r7 @6 d! I: j8 c l( ]& k8 v: [% K6 T
各位大神们 ,这样是不是就比较全面?还有什么需要注意的吗?
. q& u- T+ X3 c- E- j2 P |
|