找回密码
 注册
关于网站域名变更的通知
查看: 2626|回复: 7
打印 上一主题 下一主题

【讨论】层间切换走线阻抗的理论计算

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2008-1-21 08:37 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我们所接触到的关于走线阻抗的理论计算公式是针对层内布线(表面型微带线,嵌入型微带线,非对称带状线,对称型带状线),但由于实际情况所限,我们往往要通过层间切换的方式来完成布线,不可避免的,我们就要接触到盲孔,埋孔,通孔,当然,这些不同孔型都有近似的寄生效应计算公式,但我们如何有效的结合这些近似计算公式达到整个层间切换走线的阻抗理论计算?! J& |5 ]) N' F  a& C, G6 W

1 Y4 p( T" C' K1 v: v* Q. Tnote:众所周知,一些SI工具(Hyperlynx,SQ...)会对层间切换走线给出一个阻抗值,但我们看不到这些工具的源码,我们并不清楚这些EDA巨头是以何种方式来进行理论计算的。想清楚的是这个实际的理论计算过程,而不是通过工具得到的最终结果。0 k$ h+ H# p* N% C2 k- ?* C

5 @+ k) a( m9 V: v“需要理论计算过程”4 E9 w3 r6 n. t3 |4 Q* P4 _
请高手指教 + m' z8 A  N+ B& P9 \# h5 x) P+ p
. q+ B1 `- T6 c) x2 t, p8 T/ W
[ 本帖最后由 forevercgh 于 2008-1-21 08:42 编辑 ]

该用户从未签到

2#
发表于 2008-1-22 09:43 | 只看该作者
层间切换除了保证切换的两个信号层阻抗一致外,还要使过孔阻抗也一致,对于比较高速的系统,过孔都要建模,比如HFSS通过建立过孔的焊盘大小,孔径,孔的长度等参数,提取出S参数,再转化为spice模型,而其它一些2D或2.5D的仿真器可提取出RLC参数用于仿真,如specctre,但是精度没有HFSS的精度高,要想了解具体的计算过程请查看相关文档.
  • TA的每日心情
    开心
    2019-12-3 15:20
  • 签到天数: 3 天

    [LV.2]偶尔看看I

    3#
    发表于 2008-1-22 09:53 | 只看该作者
    虽然不是很清楚地知道细节,但是可以猜一下:- F* R0 b2 m5 t: L
    实际上你的问题就是问过孔对阻抗的影响,阻抗的计算公式里,只跟L和C有关系,这个肯定要先建个过孔的模型出来,只要能把过孔的寄生参数提取出来问题就差不多解决了。! W* U+ b/ u/ L$ P
    8 E$ i& |4 g, ~) Z) H1 u

      _4 h7 Z6 M$ p3 p, ~7 U( E# G寄生电容和寄生电感的计算:
    + v7 Q  f- Z/ b" n2 W2 P
    : U7 Z  \1 D2 T) k0 g# d  `1 d# H5 C9 D" [& \+ L
    这样是不是很简单就搞定了?不要问我计算细节,我对这个没兴趣。 " z" P. X" y) W) k( d
    至于埋盲孔,只要把相应的焊盘和STUB去掉就行了。

    该用户从未签到

    4#
     楼主| 发表于 2008-1-23 08:08 | 只看该作者
    多谢两位大师点拨。
    7 H1 @. d" V+ t8 b相关资料会进一步查阅
      @5 h- t; Y+ }0 V7 m0 J! s
    5 P- |7 r$ v# [" D' ~% Oallen的图及公式应该出自 High-Speed Digital Sysem Design
    9 w) A7 U) Q* D& x, e* ?& L* S" f; Q& ~- {: N5 C
    [ 本帖最后由 forevercgh 于 2008-1-23 08:27 编辑 ]

    该用户从未签到

    5#
    发表于 2009-10-30 16:21 | 只看该作者
    谢谢

    该用户从未签到

    6#
    发表于 2009-12-13 20:51 | 只看该作者
    整个层间切换走线的阻抗理论计算?
    7 m* ?7 Y. L6 m$ A8 j4 w9 M3 r; m不明白你这里说的阻抗是什么阻抗。层间切换走线整体来说,没有特性阻抗,因为各处的阻抗是不一致的。直流电阻没什么实际意义。. e( u' ]! e5 w+ ?2 C
    为什么要算整体的?分开处理能很好的分析对信号的影响。

    该用户从未签到

    7#
    发表于 2009-12-14 22:18 | 只看该作者
    迷惑中。。。。。# W' F. r4 ~# D- `
    阻抗跟工艺关系很大。举个例子,有一家PCB厂的顶层单端阻抗是SI8000无绿油模式算出来的值*0.9+3.2,但线宽,铜厚,PP板厚,芯板厚,介电常数都不是allegro中设得值。残铜量影响板厚。内层,负片层,外层同是1oz的铜,厚度完全不一样。  \( j4 D* C" ]" M$ H0 F5 q
    太迷惑拉。。。4 U! W  [" P! P- W
    求高手做八层以上的叠层,最好是做成allegro能用的。因为看到别的资料,说线的等长并不等于延迟的相等。而蛇线的唯一目地是为了延迟相等。不在allegro里设好叠层,延迟应该也是不准的吧。  Y5 c1 n+ d/ J3 [% s6 C5 d
    好迷惑啊。。。。
    / b# M1 Y+ h9 I4 }) y好在有一点,一般板要是做+/-10%误差的阻抗。这样就有一点,六层以下的普通板的阻抗,厂家都能满足。十层以上就难说拉1 j0 g& i$ {9 P) w6 w% `
    求有经验的详细来个例子流程

    该用户从未签到

    8#
    发表于 2009-12-14 22:19 | 只看该作者
    20%的误差,足够一般板不考虑阻抗拉
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-8 06:47 , Processed in 0.125000 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表