找回密码
 注册
关于网站域名变更的通知
查看: 3794|回复: 19
打印 上一主题 下一主题

SIP中的新技术 BVA®- (bond-via-array)

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2017-3-22 16:35 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
在2017 designcon中有一篇关于bva的技术,思路不错。这个技术可以减少传统wribond中的电感,同时减少SIP设计里焊盘占用的面积,对PI非常有帮助。
% W4 d1 M- j& m9 @" \
: ?. S3 K0 t5 O/ U1 [; s
1 w$ @9 z, R+ ~& _* n( B. G( O更重要的是可以在sip外转中加一圈,对改善EMI也很有帮助。
1 T% G" f8 t+ q% e- u% N8 K# H8 j: f6 b
6 t5 O" {3 D7 c7 a8 l
但作者只做到了10G左右,如更高频时效果会更明显。
/ @0 k9 h4 A$ V5 V, ]% h- p( Q0 l$ _2 g# ~
顺便提个问题 :
3 [7 }& _- f2 C" V' V为啥不用些技术给某些重要的信号线做成一个同轴的结构?" W9 n) c6 y( v% }$ E9 u: ]! w
5 s; T8 S5 l4 h: e9 [3 W" [

5 `8 w$ l+ \7 u/ u5 d8 E0 {想更详细了解内容可以看对应的EDA365上贴出的文件《System-in-Package Integration and Isolation Using BVA Wire Bonding》,文章中如有问题 可以在贴上跟,大家再探讨下。3 \- z$ \; I/ Z. q4 }7 z3 ]

该用户从未签到

推荐
发表于 2017-3-23 14:38 | 只看该作者
TSV , 托起高端封装的支柱,将来很多芯片直接通过过孔叠加在一起,你买到的一个芯片,其实已经包含了若干个芯片,类似芯片内部若干个IP一样。

该用户从未签到

推荐
发表于 2017-3-28 08:15 | 只看该作者
这个技术在13年或14年的时候,有一份加拿大的行业报告文件就已经提出来了。国内也有目前在做的

该用户从未签到

推荐
发表于 2017-3-28 09:44 | 只看该作者
平流层 发表于 2017-3-22 17:13
' y+ Z! m* v/ T! C- o6 \6 Q- \那一排是过孔吗,为什么有点歪?故意的吗
- V) ]8 a+ d4 D! G! B$ p
同问,为什么会歪,求指教
) u% _  d, G7 A+ W- \4 O

该用户从未签到

2#
发表于 2017-3-22 16:36 | 只看该作者
哇,这个技术好先进

该用户从未签到

3#
发表于 2017-3-22 16:44 | 只看该作者
应用在那方面的?了解下

该用户从未签到

4#
发表于 2017-3-22 16:44 | 只看该作者
这个确实牛X

该用户从未签到

6#
发表于 2017-3-22 17:13 | 只看该作者
那一排是过孔吗,为什么有点歪?故意的吗

点评

同问,为什么会歪,求指教  详情 回复 发表于 2017-3-28 09:44

该用户从未签到

8#
发表于 2017-3-22 17:25 | 只看该作者
这样一来就提高了打线的难度,一般的Pad 也就是50~75um,而过孔的环宽也就是75um。

该用户从未签到

9#
 楼主| 发表于 2017-3-23 11:20 | 只看该作者

该用户从未签到

11#
发表于 2017-3-23 15:53 | 只看该作者
这个技术不错

该用户从未签到

12#
发表于 2017-3-24 16:35 | 只看该作者
高,把POP做到新境界了,要赶紧申请专利啊!

该用户从未签到

14#
发表于 2017-3-28 08:23 | 只看该作者
这个是国外某个公司的专利,通过wire bond的方式做垂直柱子,作为POP的通道。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-24 14:20 , Processed in 0.187500 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表