找回密码
 注册
关于网站域名变更的通知
查看: 1576|回复: 3
打印 上一主题 下一主题

PCB叠层讨论 : SI高速信号隔层参考-6.5Gbps

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2017-1-18 12:40 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
好久没来了, 刚好有个话题大家讨论下, 原走线是3.3mil高速差分线, 阻抗100欧姆, 为了保证叠层不变,并减少3.3mil这种细线带来的插入损耗,  则通过隔层参考的方式,线可以做到4.5mil了, 阻抗还维持在100欧姆, 但是以前的参考地(上下层),就都变成了pp/core介质了。
' ~8 _7 K! N4 }+ b9 }* f4 s; E7 g: z8 \7 z  H4 {
这样S21, S11, Corsstalk(差) 的影响,可能未必有改善, 大家有做过类似的评估吗 ?
/ F2 }' F8 T- L, t3 F, [0 S" q' E9 ?2 I" S" v8 l: _9 o4 h- a

该用户从未签到

推荐
发表于 2017-1-18 18:35 | 只看该作者
隔层参考会使得信号跟回流地的距离拉大,与地点耦合减少,电磁场场范围增大,这样会带来一定的对外电磁辐射,隔离度降低,或者说串扰变大。但具体的情况确实没有用测试板验证过

该用户从未签到

2#
发表于 2017-1-18 14:38 | 只看该作者
可以通过调整参考层间距来达到 阻抗和差分线宽线距的要求  6.5G信号 不知长度如何 4.5mil其实不是很好 可以仿真看看

该用户从未签到

4#
 楼主| 发表于 2017-1-22 12:42 | 只看该作者
线宽的事情, 我3.5 - > 6 mil 是比较合适, 其实就是参考层的距离 增加了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-24 17:19 , Processed in 0.109375 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表