找回密码
 注册
查看: 6820|回复: 12
打印 上一主题 下一主题

PCB上为什么有要求10度走线?

[复制链接]
  • TA的每日心情
    开心
    2023-12-4 15:58
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2017-1-11 11:05 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    如题

    该用户从未签到

    推荐
    发表于 2017-1-11 14:24 | 只看该作者
    是和FR4的玻璃纤维有关的,在比较高速的电路上,使用10度左右走线可以有效减低由于玻璃纤维问题引起的基板介电常数不均的影响,从而有效保证在高速路径上的有效介电常数的一致性,保证信号的完整。 10度走线一般对于商业级产品应用会用得较多,
    7 d& q' a' `4 d% s商业级对于成本管控较为严格,特别是量产的产品,不可能为了保证6G的SATA or 5G的PCIE等非得用上 rongers or alron,3 h- t3 h3 f* G
    10度走线主要为了保证走线的TDR阻抗的连续,而板级影响阻抗的因素较多,波纤效应在5GHz以上的对信号的影响到底有多大,我们还需在具体的AVG DK条件下去观察传输线的回波损耗、TDR情况以及差分相位的改变。

    点评

    介绍的非常清晰,感谢!!  详情 回复 发表于 2017-1-12 08:47

    该用户从未签到

    3#
    发表于 2017-1-11 16:35 | 只看该作者
    找个intel PCIE接口的网卡芯片的layoutguide  里面写的很清楚
  • TA的每日心情
    开心
    2023-12-4 15:58
  • 签到天数: 1 天

    [LV.1]初来乍到

    4#
     楼主| 发表于 2017-1-12 08:47 | 只看该作者
    why_not 发表于 2017-1-11 14:24
    + k8 y' J. R7 W. A4 ?0 d! d9 E+ \是和FR4的玻璃纤维有关的,在比较高速的电路上,使用10度左右走线可以有效减低由于玻璃纤维问题引起的基板 ...

    0 m& \# K; g! |7 Z0 G4 U, z+ r介绍的非常清晰,感谢!!! ]* [, ^8 p) \- B! N$ v# S! s5 c

    该用户从未签到

    5#
    发表于 2017-1-12 09:49 | 只看该作者
    同意二三樓
    * m- f4 _9 A2 s# @- r

    该用户从未签到

    6#
    发表于 2017-1-12 13:39 | 只看该作者
    那为什么不在生产的时候直接把板材转个10度来生产?

    该用户从未签到

    7#
    发表于 2017-1-12 16:32 | 只看该作者
    就是生产的时候把板材转个10度来生产,会浪费一些板材

    该用户从未签到

    10#
    发表于 2017-1-14 15:43 | 只看该作者
    intel的芯片中对高速网络有这样要求,是intel的设计师经过实验得出的结果10度走线比45度和圆弧信号要好点 听人说的
  • TA的每日心情
    开心
    2025-5-29 15:25
  • 签到天数: 615 天

    [LV.9]以坛为家II

    11#
    发表于 2017-1-14 18:08 | 只看该作者
    layout is becoming more and more important in current electronics design and manufacture.
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-5-30 20:07 , Processed in 0.093750 second(s), 25 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表