找回密码
 注册
关于网站域名变更的通知
查看: 1399|回复: 10
打印 上一主题 下一主题

[Cadence Sigrity] Allegro Sigrity OptimizePI Training(四)仿真优化结果查看

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2016-7-29 17:01 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
allegro Sigrity OptimizePI Training(四)仿真优化结果查看
! |3 `0 P  Y, Y* h* W1 g
本文大纲
1. 去耦电容仿真设置(一)
2. 去耦电容仿真设置(二)
3. 去耦电容仿真设置(三)
4.仿真优化结果查看

' ]2 G  F& I( i9 a" c( C, c% }# ^3 o6 c, M# A! x- S
- Z+ U/ O$ o3 I* i; X+ O7 P
关于OptimizePI
      去耦电容的优化需要综合考虑PDN的性能和成本因素,在目前的PCB或封装设计中,往往存在PDN电源噪声(包括低频和高频)超标、性能不满足设计、成本较高等问题。随着设计变得越来越复杂,电容的位置和容值选择往往大大超出设计人员的经验。
       OptimizePI提供业界第一个能够综合考虑电源PDN性能和成本的解决方案。OptimizePI使用专利的电磁分析和优化算法,可以快速、准确地进行电源分析,自动排列组合去耦电容的容值和位置,提供兼顾性能和成本的电容优化方案,根据优化的不同目标,帮助设计人员在成本、空间、数量和性能之间做出权衡。OptimizePI提供交互式的优化结果后处理,方便用户直观地选择优化结果

! J* S- h; L# F1 G3 V
/ K8 g! v! g) P6 r仿真优化结果查看: ?; i9 O1 W' K, \  u
4 i+ t, p0 S6 \
本模块用到的PCB案例:
1. 6层PCB设计,第2层是地平面、第5层是电源平面
2.1个电源网络:VCC(红色显示网络)
3.1个地网络:GND(绿色显示网络)
4.1个VRM、5个IC器件(阻抗观测点)、28个去耦电容

  k8 L! `8 F# c" a, b# g
; a7 D1 a6 O1 _) T% A
8 P# u; Y+ o: ~+ C
. h# X% y* o! b0 }) S+ F( z
本模块中,我们将会用OptimizePI分析不同的电容滤波方案对几个IC器件的电源阻抗的影响,从OptimizePI推荐的方案中选择合适的方案优化PDN设计。

0 m0 E* b" m& v8 E7 T
30. 在仿真结果区域上边的下拉列表中,选择All Observation and VRM Ports,显示所有观测点位置的阻抗。(没有修改的话,默认显示的是第一个观测点的阻抗)
7 R+ H4 q, S" @4 x4 p: p" M
% f  ?) h/ D: P) v# g8 s3 T; T
31. 在左边的电容方案列表中,用鼠标或者键盘的方向键,浏览不同的电容方案,在右边的窗口观察相应的综合性能、电容成本、阻抗曲线的变化情况。把鼠标悬停在电容方案列表区域,可以查看对应电容方案使用的电容类型和数量。

# _6 U6 M+ j4 V5 _: Q; `# _
以Scheme 37为例,在性能vs成本曲线窗口,可以看到这个方案的PDN性能和电容成本都优于原始电容方案。在频域阻抗窗口,可以看到在100KHz-100MHz频段,这个方案的阻抗曲线比原始方案更平坦,平均阻抗也越小。

% G7 n* e. A/ L/ j, y! H" j
- d, X- B: p2 D6 e5 B
32. 在Workflow中选择“Export Scheme Data”

, |& X2 k# F& F) e0 y! u

+ Q; y7 G5 E, k) ]* c
在Scheme Data Export窗口,选择Scheme 37,输出这个方案的电容优化详细结果。Output Files勾选“SPD File”,输出电容优化后的spd文档,勾选“Placement Table for All Optimization Schemes”,输出所有方案的电容配置表格。点击OK确认。

5 i2 ~* s7 M+ G! a

% O' ~0 s' A  C% `. B- j6 A
在弹出的“Comment for BNP File”窗口输入注释信息,点击OK确认。

# \  L, u4 x$ P! J6 c% @
' _6 x3 v1 Y- N9 c7 \( \
33. 查看D:\Training\Sigrity_OptimizePI\Lab\Module1\demo\目录下的输出文件如下。
demo_Device_Optimization_OptimumDefault_Scheme37_Decap_Report.txt:
2 v: m' S) ^  M0 a/ D0 M' B; _
7 D& ^" b7 A- D( }3 E' B
demo_Device_Optimization_Placements.xls:
. U0 e  g+ a# J/ T+ ^
9 `. i. i+ k! U
34. 在Workflow中点击“Draw Capacitor Placement”,Color Map选择“Capacitor”,查看对应方案的电容分布。
( u. K, p9 x& K- o9 }7 w
  J- {. r; E+ V& Q; o0 g* N

) R# ~, Z  e$ U* |2 }: h
/ p- s2 k6 \" E8 a0 m: d; ]0 d
可以在色标条区域右键菜单选择用Log Scale或者Linear Scale显示电容容值。

& ?2 l: F+ G0 m/ c" j! k

$ S4 ]( [- Y; }
35. Color Map选择“Loop Inductance”,查看每个电容的fanout环路电感大小。

  a. w( y5 H  z) k
, F6 _* `, K" Z, B* ~
36. 在Workflow中点击“Create Report”,选择需要添加到报告中的内容,点击OK生成报告。

7 g# @7 }. K* V/ [# c 8 i1 C7 B) u% a! P# S

0 y; p: a" p( G/ ^/ J
. D  c4 W/ Z4 j: F" D1 H
37. 查看仿真报告内容如下。

$ j, V) {: C6 F: j
1 t. @" M! M  Z' m7 s2 [: R" n) R

6 K" d! Y7 s, D$ T9 ^3 x# v3 X# m4 t! s3 Q* f, h* }

$ V# W, Z9 ^' ^0 F) q. X7 ]! ?. Q! q+ o. n- M
38. 在菜单栏选择File->Save As(*.htm),保存仿真报告为“OptimizePI_Device_Optimization_Report.htm”。

7 v# v& Z' F$ ^& ~

5 W1 _5 n1 _3 U% L
39. 点击软件右上角的图标 ,在弹出的对话框中选择保存并关闭软件。

0 x' F4 \$ m( v8 b) l
-----本文完----
. d1 ~5 {2 Y; }! G( b

) J5 ~+ C9 g+ `1 q6 N. ^( D# Y- a# x8 t' E6 {, i0 F, B( X

! e" R$ ~  z, y* i/ Y3 L5 Y9 g% I
1 B& h, Q1 M3 x3 Y* v. }) o- a7 L

该用户从未签到

2#
发表于 2016-8-16 17:34 | 只看该作者
学习了,非常欢迎版主基础性的文章,版主真的辛苦了,写了这么多教程,是我们这些初学者的福利呀。版主可以出书了。
  • TA的每日心情
    开心
    2023-6-5 15:38
  • 签到天数: 51 天

    [LV.5]常住居民I

    3#
    发表于 2016-9-7 16:21 | 只看该作者
    1 y$ {$ W# n, i
    果然是神key!谢谢楼主分享!

    该用户从未签到

    4#
    发表于 2016-9-18 14:18 | 只看该作者
    受益匪浅,谢谢。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-13 11:07 , Processed in 0.156250 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表