找回密码
 注册
查看: 646|回复: 3
打印 上一主题 下一主题

[仿真讨论] 关于DDR时钟波形

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2016-6-7 13:54 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
近期有点个项目,DDR部分不太稳定。让DDR芯片厂做一下时序分析。发现DDR CLK的正负交汇点电压偏低(如下图所示)。想请教一下名位大神,像这种情况怎么改善,这种情况对DDR的稳定是否有关系呢?
/ a( j, D: l1 f/ q
  b& k# \' M9 M. s  \; Z7 t
) G0 B* @4 L; [$ J$ }- {7 m* ?" @3 P, w

QQ截图20160607134920.png (307.19 KB, 下载次数: 1)

QQ截图20160607134920.png

该用户从未签到

2#
发表于 2016-6-7 16:56 | 只看该作者
應該不是這個問題。3 m2 ~2 P7 J2 k) e" }
依波形圖看,Clock 頂多幾百 ps 的 jitter,對於 5 ns 周期的 clock  應該不會有問題。

该用户从未签到

3#
发表于 2016-6-18 19:59 | 只看该作者
) P. l6 ?! q, m$ M8 D( m& E9 z, f
應該不是這個問題。

该用户从未签到

4#
发表于 2017-11-29 16:21 | 只看该作者
應該不是问题
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-3 03:44 , Processed in 0.078125 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表