找回密码
 注册
关于网站域名变更的通知
楼主: sheen
打印 上一主题 下一主题

一个关于DDR走线的问题

  [复制链接]

该用户从未签到

31#
发表于 2009-2-16 09:29 | 只看该作者
学习了

该用户从未签到

32#
发表于 2009-2-16 09:33 | 只看该作者
学习下

该用户从未签到

33#
发表于 2009-5-18 13:35 | 只看该作者
xue xi le

该用户从未签到

34#
发表于 2009-8-26 22:20 | 只看该作者
楼主介绍下改了哪些地方啊,让我们也学习学习。) e! Z+ J/ H2 M/ S5 \
对于高速信号的相关知识也了解些,但是实际中并没有遇到过,遗憾。。。。

该用户从未签到

35#
发表于 2009-8-27 08:04 | 只看该作者
看不到有什么区别,请教一下?

该用户从未签到

36#
发表于 2009-8-27 08:08 | 只看该作者
果然是图发错了

该用户从未签到

37#
发表于 2009-8-31 10:06 | 只看该作者
SDRAM频率最高133等长都需要严格处理:数据,DQS一组控50mil。地址,控制,时钟一组控100mil。# M) O' G/ [- o8 e3 ]
您的频率高达600左右,肯定需要严格的等长处理,这是时序问题。就相当于,你一个时钟周期内数据要跑多少个周期,时钟到位了,你的数据没能跟上,当然会死机啊。7 L# I% S& t9 \4 @) e/ A2 p/ _

- _( n, A2 d' k, [0 p9 T9 w, H个人见解,呵呵。不知道对不对,还请高手们多多赐教啊。

该用户从未签到

38#
发表于 2010-2-26 10:34 | 只看该作者
我做过一个INTEL的MENLOW平台的MID当时因为空间原因没做FSB等长% n7 F. ]( K4 f( @1 ?$ ?9 j
内存也没有达到要求
6 g' A; ?! h! C不过测试到是很稳定的

该用户从未签到

39#
发表于 2010-3-4 17:36 | 只看该作者
学习了,要顶,不过好像还是不能百分百肯定是等长问题。

该用户从未签到

40#
发表于 2010-4-30 16:45 | 只看该作者
有时候板空间有限,没做到全部等长,就把结果给做软件的,让他们在软件里面做补偿.一样也没问题

该用户从未签到

41#
发表于 2010-5-6 11:09 | 只看该作者
在这方面我还是很多疑惑,每组控制线之间也要严格等长吗?

该用户从未签到

42#
发表于 2010-5-6 17:51 | 只看该作者
对于DRAM来说,定义信号组如下:) K' b1 a( q* _1 ^0 v9 E  A- g

# t8 d7 c& S" i& V数字信号组DQ,DQS,xDM,其中每个字节又是内部的一个信道Lane组,如DQ0~DQ7,DQS,LDM为一个信号组。
- P# ~8 }- j3 e, ?$ S+ Z8 D( _地址信号组:ADDRESS 6 V! B# p7 M3 {- D! f1 O
命令信号组:CAS#,RAS#,WE# 9 o2 A0 |9 ?& p
控制信号组:CS#,CKE
+ B# {' ~* Y0 l- X时钟信号组:CK,CK#

该用户从未签到

43#
发表于 2010-5-6 18:41 | 只看该作者
羡慕

该用户从未签到

44#
发表于 2010-6-22 10:19 | 只看该作者
没有接触过,羡慕啊!想做些这方面的!现在的太单一了!

该用户从未签到

45#
发表于 2010-6-27 12:11 | 只看该作者
晕,去看看JEDEC SPEC哦很清楚啊!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-17 13:44 , Processed in 0.109375 second(s), 19 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表