|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
那张图片是pcb布局、走线。白色的是GND走线,紫色的是-5v走线,橙色的是+5v走线# t' W; P4 G- ~
2 X0 ^8 ]& k& |, H( f% w0 R& d; O" f* Y) i3 o5 S% x
左边是几十m的载波数字调制,都是数字信号,包括时钟信号,高速信号,我的设计思路就是全部敷铜,可以保护时钟信号和高速信号,使数字电路这边有个完整的大地参考平面,降低噪声。运放那边采用正负5v供电,数字芯片跟模拟芯片供电也隔离开来。
5 `3 @) M: |, B {& y% i6 s, j2 o, N' b5 Z3 a0 K
电源线跟地线靠的比较近,产生耦合电容,使大地的阻抗变低。
6 _, G( _" f2 w0 r, ~# c9 P; ]
|" p& @/ I$ C7 b! i) B右边的布局有数字跟模拟混合电路,每个模块的信号流都被大地包围啦,有个很好的回路也可以抑制emi,模拟反馈回路那个路径也是很短,信号流的环路面积尽量设计最小,使它产生干扰小。模拟部分的大地没有敷铜,还是产生噪声和干扰,知道是哪里设计思路出现问题啦。导致干扰的出现。' T. L1 X9 l$ H
" ?3 M% s( s1 k. W' |8 F
6 I5 [# v$ t0 b7 L M e; K& }& Y希望大神们帮忙解答下,谢谢" Z1 d# f- R0 f+ A, g* r; h
8 C, J5 f% R% R
' n! ~" N$ i6 V' m
: g% v& r$ o: ~0 b3 H2 \+ ?
" {. j/ F1 l4 _; e' z' ]- l7 k8 U. S- M1 E# U7 u
|
-
无标题.png
(705.03 KB, 下载次数: 6)
pcb布局、走线
|