找回密码
 注册
关于网站域名变更的通知
查看: 1071|回复: 9
打印 上一主题 下一主题

关于线路板打EFT出现问题麻烦看看

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2015-11-6 11:52 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
1 E$ m7 t, V- z3 r7 r& l& B
主芯片用的STM32F0系列的,有个ADE7953的采样芯片。
6 x: m0 z0 b% Z$ V% H' ?电源部分X,Y电容,共模电感都有了的。然后主板是四层板,而且该处理的基本都注意到了。- C7 x7 F, K; M5 r
但是打EFT测试的时候,会卡死一样(也不是死机)只要人手挨到线路板半厘米左右 ,又可以正常工作了,然后就是无限循环的卡,挨,卡,挨。
$ m) @  M; b, o: x  p* D; V# V有人分析说是布板的问题,但是我真觉得能注意的都注意了,没办法了。
5 z" k, ~5 v$ M% p后来我把ADE7953和主芯片的连接断开,不管怎么打,都不会死机了。
( O2 p( b2 z+ h$ e2 W& Z现在很郁闷 不知道该怎么办了,而且为什么会手挨近就会启动,怀疑静电,但是什么三防漆和静电纸都用过了还是一样的情况。2 @$ a) k. z( [* y0 \
有没有有经验的人士分析下。

QQ图片20151106115306.png (37 KB, 下载次数: 11)

QQ图片20151106115306.png
头像被屏蔽
  • TA的每日心情
    开心
    2025-1-23 15:05
  • 签到天数: 17 天

    [LV.4]偶尔看看III

    2#
    发表于 2015-11-7 06:53 | 只看该作者
    提示: 作者被禁止或删除 内容自动屏蔽

    该用户从未签到

    3#
     楼主| 发表于 2015-11-7 07:27 | 只看该作者
    aarom 发表于 2015-11-7 06:53+ P; s1 ^; b0 E1 v; h+ w7 z5 D/ S
    你的板子,看起來非完整版本.' m$ O4 Y, F1 g. J' U4 e
    gnd 沒處理好.(你還是不看pdf第68頁.)6 [1 {* q5 }; K2 g/ y  D
    c7一支腳未下gnd.(要接不接c6腳的地.) ...
    . D0 ?+ B4 I$ h: l2 V- ^
    这些都不是问题,因为最后我也覆铜了的。不要说PDF第68页,连DEMO板我都看了很多次了。
    头像被屏蔽
  • TA的每日心情
    开心
    2025-1-23 15:05
  • 签到天数: 17 天

    [LV.4]偶尔看看III

    4#
    发表于 2015-11-7 07:31 | 只看该作者
    提示: 作者被禁止或删除 内容自动屏蔽
    头像被屏蔽
  • TA的每日心情
    开心
    2025-1-23 15:05
  • 签到天数: 17 天

    [LV.4]偶尔看看III

    5#
    发表于 2015-11-7 07:50 | 只看该作者
    提示: 作者被禁止或删除 内容自动屏蔽
    头像被屏蔽
  • TA的每日心情
    开心
    2025-1-23 15:05
  • 签到天数: 17 天

    [LV.4]偶尔看看III

    6#
    发表于 2015-11-7 07:58 | 只看该作者
    提示: 作者被禁止或删除 内容自动屏蔽

    该用户从未签到

    7#
     楼主| 发表于 2015-11-7 10:53 | 只看该作者
    aarom 发表于 2015-11-7 07:58
    - g1 ^' J6 I4 R. ~pdf 它的意思是只靠中間pad下地, 而去耦電容VDD,VINTA,VINTD和REF 共8個,你都打了via,又可能覆铜.
    & c; w) c, K7 U1 M8 N% F; L- n+ @6 Y, R  C
    要 ...

    8 C# ^8 g7 C5 \) C9 `7 O7 i不好意思没能完全体会你的话,首先你说那8个电容连到一起再连到中间的PAD我能理解, pin4,14,16不打via(地要隔開),地要隔开这里是什么意思?VINTA,VINTD这两个脚我引出来还有用,如果光靠中间的PAD引出到那么细的管脚再引出到我后面用的部分不是更不保险。而且我是四层板为了保持地的完整性,如果不就近VIA的话,外围一圈地,就只有信号线打VIA了。' b. m$ \6 @0 N
    ; N% o$ q9 [: p6 [" n
    头像被屏蔽
  • TA的每日心情
    开心
    2025-1-23 15:05
  • 签到天数: 17 天

    [LV.4]偶尔看看III

    8#
    发表于 2015-11-8 02:29 | 只看该作者
    提示: 作者被禁止或删除 内容自动屏蔽

    该用户从未签到

    9#
     楼主| 发表于 2015-11-9 07:51 | 只看该作者
    aarom 发表于 2015-11-8 02:29
    5 n2 }: i& A; U- }( e6 U) b是原廠要求pin4,14,16 只能在靠中pad下地, 所以連接到去耦電容的地直接拉到pin4,14,16 ,千萬不要在去耦電容 ...

    $ T/ Z' k- m8 H' J你用过这个芯片没有以前?看你说的好像很熟悉。; K6 `7 @5 ~" T. v
    也许你说的很有道理我试试看吧。
      Z1 R! f- D3 U+ V- J1 W( X但是这个东西不好说,唉,以前我问过ADI的工程师,说要各种地隔开,而且不能接在中间PAD,我保证这是ADI工程师给我的原话,具体可以看ADE7953的中文版。+ y' s3 Y) v& }" w9 P
    后来我确定不用磁珠或者0电阻隔开效果更好,但是与主芯片通讯信号会影响,又是代理的告诉我让画四层板,或者说让我们全盘隔离。。。
    ) N/ ]' z2 u) S" K  F5 ^# U
    头像被屏蔽
  • TA的每日心情
    开心
    2025-1-23 15:05
  • 签到天数: 17 天

    [LV.4]偶尔看看III

    10#
    发表于 2016-1-5 19:09 | 只看该作者
    提示: 作者被禁止或删除 内容自动屏蔽
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2026-4-19 00:42 , Processed in 0.140625 second(s), 33 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表