EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 prince_yu 于 2016-7-3 21:07 编辑
4 Z! ?# `9 P0 Z' G5 r% W q3 t( M, d0 s1 l
8 L+ n9 s9 U: s% X, h3 [$ s' _" k5 }
Mentor Xpedition 从零开始做工程 手把手实例教学 视频课程
" g% H1 S; t9 ^/ @7 t: s
1 l; K7 u6 w1 g% @% D
( @- U, }6 `, \( s声明:本视频内容仅涉及Mentor公司的Xpedition软件的操作和使用的教学,仅供个人研究和参考。视频版权归本人与网站所有,如未授权请勿传播。本视频涉及的所有资源均来自于网络。本人不对视频中出现的任何参考资料、言论、观点负责。
! J: M3 P0 ^7 [$ l
8 S& A8 }' _& x; E4 r感谢EDA学堂提供的交流空间。& t7 O* a6 \9 S
感谢超版Jimmy(林超文)的经典教材《Mentor Expedition实战攻略与高速PCB设计》。
; D+ Q3 z, L0 I- R8 m$ \+ Z; C感谢官方群里各位兄弟姐妹们的肯定,是你们让我有了一直录下去的动力。; a( _: J( R7 _! p t: U$ @7 ^( ^ P8 O
( x J0 a6 r; V7 }7 S4 C; m# Z本视频的EDA学堂传送门:http://mooc.eda365.com/course/186$ J0 D& X" R T7 Y1 Q
如果觉得视频帮到了您,还请一定要给个好评啊,万分感谢!! L7 ?; a" C5 e2 I* y @
7 T6 {' V+ y' Q8 N新书《Mentor Xpedition 从零开始做工程之高速PCB设计》一书即将出版,曾花费50元购买过课程的同学,可以按新书上市后售价抵扣50元购买,具体请参见新书专区,直接联系我,通过支付宝转账50元给您。
' a8 d p% U+ k$ ?* y$ ]* I6 G$ `$ ]( L, [$ |
【国内首套 详解Mentor Xpedition设计流程的视频】 5 \2 H/ @# U7 G! [: n W
作者就职于国内某大型通讯公司,对Mentor Expedition流程有着深刻理解,能从工程实践的角度为大家带来极其详细的软件讲解。视频的前几节可以免费试看,值不值得购买,看看就知道了。 x# v" g" U0 c1 a4 Y
- \2 u9 e6 `7 v7 g2 @/ u课程通过对一块小的通信板卡的PCB制作,从零开始,非常详细地演示了整个Xpedition进行工程制作的流程。请大家安装好Mentor Xpedition或者Expedition7.9.X版本,还有Mentor LP-Wizard,跟着我一起做起来吧。1 _: l& P/ i9 F7 u# X
$ z# g& `0 ^/ U
注意:使用MENTOR时,切记要关闭“有道词典”等词典的划词、取词功能,该功能会扰乱软件的使用,比如PCB里框选之后就会自动复制。另外,国产杀毒软件对建库的Symbol Editor的一个NSE组件会误杀,造成不能编辑Symbol,建议改用卡巴或者麦咖啡,另外360安全卫士也不错。
6 W# i* Q9 Z/ n9 G6 Z; t9 W L$ \
血的教训:所有Mentor里面涉及到的命名或者路径,请不要使用任何空格(可用下划线代替),最好也不要使用小数点,杜绝任何中文字符,否则有很大的概率出现各种奇葩错误!
+ E! x$ U# i1 a( R. n* v& ~8 `1 o0 t5 ~$ Y* x0 N2 u+ x- m# C
1 ~) V# k3 X2 H) S5 n" w: s3 P
附:已上传的课时列表
+ Y4 f' R9 J- y% m
* S4 c5 `3 y+ I2 U# a. v第 1 章 :教学工程简介 ! ~* S2 l% g! X1 T) i+ E w* P
课时1:教学工程简介 05:48 3 A0 f1 [8 z* H$ n1 g2 L a8 o
课时2:关于课程资料无法下载的解决办法
7 Z0 @/ F1 s0 d/ f" }4 `# ^& ]. i第 2 章 :建库流程与库管理 2 c8 l% l2 o3 p; j1 a& V. H
第 1 节 :在LP-Wizard的帮助下,建好一个标准器件的封装 ! I! `8 ~. ?4 X) Z2 k l
课时3:新建库、库管理、用LP-WIZARD生成标准CELL、调整管脚与丝印 51:59
7 B5 q' B. G/ I) `* r9 T" q( A 课时4:用LP-Wizard调整BGA封装、新建Symbol、批量导入Symbol的管脚并放置 27:21
' b, b) W( t! d$ ^: T; U 课时5:编辑与修改Symbol的管脚属性 20:41
7 a5 z! ^2 K* v1 N- u! M! @ 课时6:给Symbol添加位号、将Symbol和Cell组建成Part、Part中备用Cell的作用 20:07 + B0 `5 v. o+ p2 X+ }! t
第 2 节 :不使用向导,纯手工建立一个异形封装 " }: a2 }9 Z: r! }# {) T& H
课时7:原理图配色、手工建Symbol步骤、Pin脚批量导入CSV、批量添加属性、新建CELL 30:31 5 I* |# ~0 i/ j' R
课时8:Cell的属性设置、管脚添加、焊盘栈的新建、焊盘库的管理 29:51 2 U7 V+ o6 h8 T; q
课时9:Cell管脚的坐标精确放置、更改原点、丝印的绘制、线段打断、鼠标的悬浮吸附 34:04
H, S2 _5 K* g0 H* \0 d 第 3 节 :标准分立器件的建库、库管理注意要点 # R- A- ?' `9 L+ Y7 H& s3 K1 y/ |
课时10:课前说明
; Y* b1 n( v. {+ i# p0 f& v 课时11:标准阻容感封装的导入,原理图页的边框 38:06
" q, J$ [! p# K5 h$ h) u# \ 课时12:电源和地、交叉参考符号、库文件的结构与管理、个人PLB快捷设置 19:54 6 A: K5 Z+ \! f9 h- O: \
第 4 节 :对于群友建库问题的解答与补充 / z% Y' @6 H! _
课时13:课前说明
& ^4 M$ S F. x( k2 d 课时14:EE795的CSV导入,分离大器件的Symbol演示、LP-Wizard封装计算器、原理图修正 30:29
- ]& G6 o: b; Q- F第 3 章 :工程管理与原理图绘制
P7 f( |5 d$ c4 Z# S; p 第 1 节 :新建工程、讲解Xpedition的工程概念
9 }$ L3 \% V& a4 j 课时15:课前说明
5 N7 W. ?. s2 M# r6 c 课时16:新建工程、iCDB初接触、工程备份、边框设定、调入器件、字体修改、工程精简与修复 49:41 ! D, k) s O9 I' t
第 2 节 :设置过程中的疑问解答 3 w2 A' Y E* ~8 K
课时17:EE795模板问题、symbol与原理图的copy问题、工程文件夹管理经验 26:33
/ N( P- ?5 k( E+ q' ?% j5 B% J: n 课时18:原理图与PCB的对应问题、图页特性的添加调整、器件高度属性问题 26:40
* H0 V5 w' b4 `1 l. f 第 3 节 :原理图的绘制与EEVX原理图新功能的讲解 : i' y* n' Z3 l8 s9 ^. c
课时19:设置特殊符号、讲解VX新功能、放置符号、连线 36:02 " b5 d- g2 ^3 e, y+ `+ t) a
课时20:根据实践来修正中心库 16:03
4 B# L8 A x7 e, N. E3 a, b4 S; {! }7 O 课时21:原理图绘制的操作细节补充 38:04 t$ X8 }: @% g$ v" ~
课时22:继续补充细节、批量重命名位号、生成交叉参考、DRC与打包、根据PDF查错 32:18
$ |# l o1 }8 r6 [第 4 章 :PCB Layout 与规则管理器CES % u" Q: |! ^! z. O: n" @
第 1 节 :详解一块全新的PCB要如何入手
7 Y* G2 [; w7 m2 \6 \ } 课时23:总线画法,xPCB界面初探、常用鼠标Stroke、打包同步、层数更换、阻抗计算 48:06
- j$ Q* r* x5 ~6 y8 r. j0 ] 课时24:过孔设置、跳线(埋阻)设置、手动修改板框、边缘倒角 28:40
+ }" N w3 W! a/ t/ O 课时25:从DXF文件导入板框 21:23
! R& z0 L$ V- D) T 课时26:从IDF(EMN)文件一次性导入板框、机械孔、挖空区域、禁布区 19:13
' j% W; U- ^+ S3 {7 p 第 2 节 :PCB Placement(器件的放置与布局)2 Q8 D- Y( \$ z8 F
课时27:xPCB新功能:分组布局、局部显示飞线、智能自动放置、交互式布局 44:12
' e# O3 f P4 ?% g3 f8 K 课时28:封装的替换与重置、3D显示、间距设置、极限靠近与推挤、器件对齐 30:136 p! G* c" ]0 |
课时29:高级篇:组内分组,模块化复制粘贴,多人合作布局,整体坐标精确移动 31:35
, v* ]/ J2 o( j+ M- @" A8 L4 @& Z 课时30:高级篇:位号修正,批量命名的风险,MS与PC命令用法,选择列表用于精确选择与复制 34:09 " [+ ~) k2 c2 J$ u1 ~0 P
第 3 节 :布线、铺铜与规则设置 ! q* {# \! s1 Y" Z2 _
课时31:单端线检查、叠层设置、过孔、基本线宽与间距规则、走线宽度变换 45:19
: I+ `6 F: u. l1 ? 课时32:推荐的规则设置,飞线筛选,走线、推挤与打孔详解,Pad Entry设置 52:41
% j" @8 U; d2 n+ k/ D 课时33:区域规则设置,差分线的两种实现方法 47:49 0 [ \2 h; m4 }: v# a% k+ I9 J7 o
课时34:差分线等长设置,差分线的单根调节 19:35
5 p: v/ ^0 n* W$ c) D 课时35:高级篇:绘图模式走线、走线批量换层、弧形线的处理、草图布线功能、 走线拓扑结构、总线的公式等长、绕线设置补充 46:58 i7 f0 m! W8 ?! a9 F& U5 t# I1 f
课时36:高级篇:飞线的动态过滤,用Pin Pair设置DDR拓扑等长 15:25 n- O+ R- j! n5 ^/ \. A9 a3 ~- z8 K
课时37:铺铜详解(铺铜类型、优先级、挖空、禁布、合并、绝对铜皮、单独热焊盘设置) 33:25 $ s& _" g% I9 H
课时38:高级篇:射频阻抗线的Z轴避让,用过孔缝合铜皮,批量打孔 33:03
9 S3 k" o% W' a 第 4 节 :Layout全过程(3倍速,无声,仅供参考,可跳过不看) ; K& w( m# T5 z$ ^/ X
课时39:完整走线过程(3倍速),4层走完,以防Cost Down降层 108:09 ' A: Y. U! f& v$ m# i6 }
第 5 章 :完整的工程出图
8 o1 N% J D4 N1 W0 g 课时40:DRC 逐项检查 33:29 4 b+ O+ e" ^1 @
课时41:生成钻孔文件、电气层光绘文件 35:43
3 K7 X* s5 L* f' }0 m+ C! E5 Z 课时42:生成丝印层、装配层光绘文件,装配PDF输出 21:06
: [2 \# i3 n" F' [4 E( j4 t 课时43:(Report Writer)坐标文件、IPC网表文件输出 16:29
2 y* g3 G9 N8 l1 i4 T8 C& F) I8 n% t
) o; D' I9 w P" _
- d0 _9 K w9 S! V- |& w: o3 K1 H/ K: U
1 M2 v* z0 h1 z5 u5 @, v* I4 R1 n! \
1 Y" ?5 \5 S) l2 n4 ]6 t" b+ w7 P9 n( K, u+ j& P" r# w( A
: X/ z- J n' \9 V( {2 }
' {/ F: p, K( b. S% z0 L3 i1 {6 @* U7 _
|