|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
小弟菜鸟一枚,最近看了很多高速电路设计的文档,
, H) y' G, i4 F: l但是感觉写的都不够详尽 比较范,然后想希望各路大神* d: U) G3 f. K9 d4 q
能否提供一些设计中实实在在的东西,比如由于某种设计
5 f, n; p) U; h: o1 S& D M+ H( C失误导致出现信号完整性的问题的!!!如果有图文说明,8 X: Z& [# W$ s$ G9 }
那是极好的!!!针对性的问题点 b8 @5 s7 X8 s
' C5 J& e1 g. t+ L
1.关于SDRAM DDR DDR2 DDR3 DDR4的设计要点最好能从地址、数据、控制、时钟单独的设计,和他们
, U. m2 @& g4 c& f- v8 F1 a之间相互约束。然后从单片 到多片设计(2 、4、 8)时) H9 ^/ o. n& p' _) D5 _& Y* \) `
需要注意什么,选择何种拓扑结构,选择的目的是什么;
- {$ t0 r1 W- }4 `0 ]( S然后选择的层叠结构 ,板层数如何控制!: ]# v& G5 \3 O! F
2、就是一些常用接口的设计 LVDS USB 网口 PCI-E HDMI等等的设计, F& R! E% v* V$ ?
3、就是一些滤波电容放置问题和信号回流问题!
! x" X* K( u9 X! R5 G- |
9 v X- T( j$ w5 D请推荐一些大神自己确实有看过,然后觉得有用的文档& Z2 Z$ m& K+ ~7 Q0 \8 p7 J
或者在设计中碰到一些问题,然后通过修改参数等完成问题排除的5 \1 {; H% W! s* f! M# ?' U, e
过程和结果!因为,网上的文档实在太多,然后感觉有些还存在一些- q4 a5 E+ I" Y
不一致!!
* F( X- z) {$ y5 T6 ]' M2 F5 f' @( @' {/ L% \
G' D; J+ l4 L2 ]* k
|
|