|
这个电路可以通过调节PWM_LOG的PWM的占空比来改名DC的输出。1 w6 x" I I* p/ h3 s5 V8 {/ W% q2 Q( L, H4 h! _
原理:DC内部VDD_FB的值始终等于内部参考源(Vref),如果没有引入A11这个电路,R98,R102构成最常见的DCDC反馈回路。流过R102的电流Ifb=VDD_LOG/R98+R102。
4 Z1 T' i* _. t+ G* t, U引入R86,C76构成的RC后,左侧PWM,经过RC后产生稳压,相当于在R101左右两侧加上了一个电压Vpmw和Vfb,如果这两个电压不想等,比然就有电流流过R101记作Ipwm,这个Ipwm的回流路径只能是R102./ x4 S, {# N1 \9 C$ h8 @ y
而R102阻值固定,Vfb电压固定,所以流过R102的电流Ir102必然是固定值,而对于这个路径必然有Ir101+Ir100=Ir102。 那么如果Ir101有变化,必然导致Ir100变化,而Ir100=(VDD_LOG-Vfb)/R101
3 l8 G2 k! }- c& s0 nR101和Vfb均不变,那么要改变的只能是VDD_LOG了9 |, j' s2 O! L1 a7 a7 A3 ~8 Y! B8 {0 h w @4 E
综上:引入PWM_LOG是为了精确的改变DCDC的输出VDD_LOG。具体的应用环境不得而知,根据电路推测如此。不对莫见笑。 |
|